インテルのみ表示可能 — GUID: ksg1548139937517
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ksg1548139937517
Ixiasoft
2.1.3. 固定小数点演算用の前置加算器
可変精度DSPブロックはそれぞれ、19ビットの前置加算器を2つ備えています。これらの前置加算器は、次の構成でコンフィグレーションすることができます。
- 18 x 19モードにおける18ビット (符号付き、または符号なし) の加算または18ビット (符号付き) の減算
- 27 x 27モードにおける26ビットの加算または減算
18 x 19モードの場合、同じDSPブロック内の前置加算器が両方とも使用される場合、前置加算器は同じ動作タイプ (加算または減算のいずれか) を共有する必要があります。