インテルのみ表示可能 — GUID: eeq1548139744050
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: eeq1548139744050
Ixiasoft
2.1.1. 固定小数点演算用の入力レジスターバンク
固定小数点DSPブロックの入力レジスターバンクは、次の入力信号に使用できます。
- データ
- ダイナミック・コントロール信号
- NEGATE
- LOADCONST
- ACCUMULATE
- SUB
- Dynamic Scanin
- Dynamic Chainout
DSPブロック内のすべてのレジスターは、正のエッジでトリガーされます。これらのレジスターはパワーアップ後にリセットされず、不要なデータを保持する可能性があります。動作を開始する前に、CLR 信号をアサートしてレジスターをクリアします。
各乗算器オペランドは、入力レジスターに供給するか、または入力レジスターをバイパスして直接乗算器に供給できます。
次の可変精度DSPブロック信号により、可変精度DSPブロック内の入力レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[0]
図 6. 固定小数点演算9 x 9モードのデータ入力レジスター
図 7. 固定小数点演算18 x 19モードのデータ入力レジスター
図 8. 固定小数点演算27 x 27モードのデータ入力レジスター