インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.1.1. 固定小数点演算用の入力レジスターバンク

固定小数点DSPブロックの入力レジスターバンクは、次の入力信号に使用できます。
  • データ
  • ダイナミック・コントロール信号
    • NEGATE
    • LOADCONST
    • ACCUMULATE
    • SUB
    • Dynamic Scanin
    • Dynamic Chainout

DSPブロック内のすべてのレジスターは、正のエッジでトリガーされます。これらのレジスターはパワーアップ後にリセットされず、不要なデータを保持する可能性があります。動作を開始する前に、CLR 信号をアサートしてレジスターをクリアします。

各乗算器オペランドは、入力レジスターに供給するか、または入力レジスターをバイパスして直接乗算器に供給できます。

次の可変精度DSPブロック信号により、可変精度DSPブロック内の入力レジスターを制御します。
  • CLK
  • ENA[2..0]
  • CLR[0]
図 6. 固定小数点演算9 x 9モードのデータ入力レジスター
図 7. 固定小数点演算18 x 19モードのデータ入力レジスター
図 8. 固定小数点演算27 x 27モードのデータ入力レジスター