インテルのみ表示可能 — GUID: cgn1565062634183
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: cgn1565062634183
Ixiasoft
4.1.1.2. パイプライン・レジスターの制限
パイプライン・レジスターのクロックイネーブル制限は次のとおりです。
- LOADCONST または ACCUMULATE 信号のパイプライン・レジスターがイネーブルになっている場合、すべての乗算器入力のパイプライン・レジスターをイネーブルし、同じクロックイネーブル設定を使用する必要があります。
- LOADCONST または ACCUMULATE 信号が定数値で駆動される場合、これらの信号のパイプライン・レジスターをディスエーブルします。