インテルのみ表示可能 — GUID: mwh1460666140867
Ixiasoft
2.1. インテル® Quartus® Primeプロジェクトの理解
2.2. 基本的なプロジェクト情報の表示
2.3. Compilation Dashboardの使用
2.4. Project Settingsの管理
2.5. ロジック・デザイン・ファイルの管理
2.6. タイミング制約の管理
2.7. インテル® FPGA IPコアの紹介
2.8. 他のEDAツールの統合
2.9. プロジェクトのエクスポート、アーカイブ、および移行
2.10. コンパイル結果に影響を与える要因
2.11. プロジェクト管理のベスト・プラクティス
2.12. APIのスクリプト
2.13. プロジェクト管理の改訂履歴
3.1. Quartus IIソフトウェアによるデザイン・プランニング
3.2. デザイン仕様の作成
3.3. 知的財産コアの選択
3.4. システムデザインにおけるPlatform Designerおよびスタンダード・インタフェースの使用
3.5. デバイスの選択
3.6. 開発キット リソース
3.7. デバイス・プログラミング/コンフィグレーションのプランニング
3.8. 消費電力の見積り
3.9. サードパーティー・シミュレーション・ツールの選択
3.10. オンチップ・デバッグ・プランニングのオプション
3.11. デザイン手法とHDLコーディング・スタイル
3.12. 高速合成の実行
3.13. インテル® Quartus® Primeソフトウェアによるデザイン・プランニングの改訂履歴
4.4.1. Verilogコンパイル・ユニットの確認
4.4.2. Entity Auto Discoveryの更新
4.4.3. 各ライブラリーへ個別に異なるVHDL Namespaceの作成
4.4.4. サポートされていないパラメーター・パッシングの削除
4.4.5. 未定義定数をWYSIWYGのインスタンス化から削除
4.4.6. 非標準のプラグマを削除する
4.4.7. 初期値宣言の前にオブジェクト宣言の実行
4.4.8. SystemVerilogファイルでのSystemVerilog機能の制約
4.4.9. Alwaysブロック内でアサインメントの混合使用の回避
4.4.10. 未接続ポートおよび存在しないポートの仕様の回避
4.4.11. 不正なパラメーター範囲の回避
4.4.12. VerilogおよびVHDLタイプのマッピングの更新
インテルのみ表示可能 — GUID: mwh1460666140867
Ixiasoft
2.7.8. IEEE 1735暗号化規格のサポート
インテル® Quartus® Prime プロ・エディションのソフトウェアは、IPコア解読にIEEE1735 v1暗号化規格をサポートしています。 インテル® Quartus® Prime スタンダード・エディションのソフトウェアはこの機能をサポートしていません。
次のVerilogまたはVHDLプラグマを公開鍵とともにRTLに追加すると、 インテル® Quartus® Primeソフトウェアはキーを使用してIPコアを復号化します。 この機能を使用するには、IEEE1735標準をサポートするシミュレーションまたは合成ツールを使用します。
Verilog/SystemVerilog Encryption Pragma:
`pragma protect key_keyowner = “Intel Corporation” `pragma protect key_method = “rsa” `pragma protect key_keyname = “Altera Key1” `pragma protect key_block <Encrypted session key>
VHDL Encryption Pragma:
`protect key_keyowner = “Intel Corporation” `protect key_method = “rsa” `protect key_keyname = “Altera Key1” `protect key_block <Encrypted session key>
すべての言語について、営業担当者またはFAEから入手可能なキー値を含めてください。
関連情報