Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.11.17.1.6. 25Gイーサネット・チャネル (PTPおよび外部AIBクロッキング付き)

表 57.  ユースケースのコンフィグレーション
イーサネット・チャネル数 データレート コア・インターフェイス 外部AIBクロッキング
2 25.78125 Gbps 64ビット イネーブル

o_clk_pll_div64(number of channel] (161.1328125 MHz) および o_clk_pll_div66[number of channel] (805.66 MHz) を i_aib_clk および i_aib_2x_clk に接続します。次のガイドラインに基づいて行います。

表 58.  25GE (PTP付き、外部AIBクロッキング付き) の接続ガイドライン
10G/25Gのチャネル数 クロック接続ガイドライン
シングルチャネル
  • o_clk_pll_div64[1]i_aib_clk に接続します。
  • o_clk_pll_div66[1]i_aib_2x_clk に接続します。
2チャネル
  • o_clk_pll_div64[2]i_aib_clk に接続します。
  • o_clk_pll_div66[2]i_aib_2x_clk に接続します。
3チャネル
  • o_clk_pll_div64[3]i_aib_clk に接続します。
  • o_clk_pll_div66[3]i_aib_2x_clk に接続します。
4チャネル
  • o_clk_pll_div64[4]i_aib_clk に接続します。
  • o_clk_pll_div66[4]i_aib_2x_clk に接続します。
図 57. イーサネット25G (PTPおよび外部AIBクロッキング付き)