Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.11.17.1.2. シングル10Gイーサネット・チャネル (FECなし)

表 54.  ユースケースのコンフィグレーション
データレート コア・インターフェイス
10.3125 Gbps 64 ビット

o_clk_pll_div64 (161.13MHz) を i_sl_clk_tx および i_sl_clk_rx に接続します。 i_sl_clk_tx または i_sl_clk_rx に他のソースを使用する場合、 i_sl_clk_tx および i_sl_clk_rx では o_clk_pll_div64 に対して、必ず0PPMの差を持たせてください 。

図 52. イーサネット10G×1