Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.9.1.2. ソフト・リセット・シーケンサー

ソフト・リセット・シーケンサー・ブロックでは、EタイルCPRI PHY IPのソフトロジック内のデジタル・リセット・シーケンスを管理します。

図 65. 汎用IPコア・リセット・ロジックの概念的概要
IPには、入力リセット信号4つとリセットレジスター3つがあります。次の表で示すのは、各リセットポートとレジスターの機能です。
表 75.  リセット信号およびレジスターの機能この表では、チェックマーク (√) は、ブロックのリセットが、指定されたリセット信号によって行われたことを示します。ダッシュ (-) は、ブロックは指定されたリセット信号の影響を受けないことを示します。
リセットポート/レジスター ブロック
PMA TXソフトロジックおよびPCS RX ソフトロジックおよびPCS PCおよびPMA CSR ソフトCSR

i_sl_csr_rst_n

soft_sys_rst

RS-FEC付き24Gバリアントの場合、 i_sl_csr_rst_n 信号の挿入によりすべての24Gチャネルがリセットされます

1

2

i_sl_tx_rst_n

soft_tx_rst

i_sl_rx_rst_n

soft_rx_rst

i_reconfig_reset

リセットシーケンス

次の波形はリセットシーケンスを示しています。これには、 i_sl_csr_rst_ni_sl_tx_rst_n 、および i_sl_rx_rst_n 信号を使用します。
図 66. 外部ハード・リセット・シーケンス
図 67. TXデータパス・リセット・シーケンス
図 68. RXデータパス・リセット・シーケンス
1 PMA機能のサブセットがリセットされます
2 soft_sys_rst ハードロジックのレジスターのみをリセットし、レジスター値を元のSOF値に戻します。