Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.1. サポートしている機能

EタイルCPRI PHYインテルFPGA IPコアには次の機能があります。
  • CPRI Specification V7.0 (2015-10-09) に準拠しています。
  • 最大4つのCPRIチャネルをサポートします。
  • インテル® Stratix® 10 Eタイル・トランシーバーを使用したコンフィグレーション可能なCPRI通信ライン・ビット・レート10.1376および24.33024 Gbpsをサポートします。
  • 異なるライン・ビット・レートに対する実行中のダイナミック・リコンフィグレーションをサポートします。
  • 24.33024 Gbpsライン・ビット・レートのRS-FECブロックをサポートし、このブロックによって受信側のエラーが訂正されます。
  • 確定的レイテンシーをサポートします。
  • 外部またはオンチップ・プロセッサーへのレジスター・アクセス・インターフェイスを提供します。これには、Intel Avalon® Memory-Mapped (Avalon-MM) 相互接続仕様を使用します。
  • Physical Medium Attachment (PMA) の適応をサポートします。
表 66.  EタイルCPRI PHY Intel FPGA IPコア機能マトリックス インテル® Quartus® Primeプロ・エディション 19.1ソフトウェアでは、次の組み合わせをサポートします。
CPRIライン・ビット・レート (Gbps) インスタンスあたりのチャネル数 RS-FECサポート リファレンス・クロック (MHz) 確定的レイテンシーのサポート
10.1316 1から4 なし 184.32 あり
24.33024 1から4 あり 184.32 あり