Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.10.6.2. トランシーバー・リコンフィグレーション・インターフェイス

表 86.  トランシーバ・リコンフィグレーション信号
ポート名 ドメイン 説明
i_xcvr_reconfig_address[n-1:0] チャネルあたり19ビット i_reconfig_clk 選択したチャネルのトランシーバーAvalon-MMインターフェイス・アドレスを指定します。
i_xcvr_reconfig_read[n-1:0] チャネルあたり1ビット i_reconfig_clk IPコアでは、このトランシーバー読み出し信号をアサートして、読み出しサイクルを選択したチャネルで開始します。
i_xcvr_reconfig_write[n-1:0] チャネルあたり1ビット i_reconfig_clk IPコアでは、このトランシーバー書き込み信号をアサートして、選択したチャネルの reconfig_writedata バス上のデータを読み出します。
i_xcvr_reconfig_writedata[n-1:0] チャネルあたり8ビット i_reconfig_clk 選択したチャネルの書き込みサイクルで書き込むトランシーバー・データを指定します。
o_xcvr_reconfig_readdata[n-1:0] チャネルあたり8ビット i_reconfig_clk 選択したチャネルの読み出しサイクルで読み出すトランシーバー・データを指定します。
o_xcvr_reconfig_waitrequest[n-1:0] チャネルあたり1ビット i_reconfig_clk 選択したチャネルのトランシーバーAvalon-MMストール信号を表します。読み出しおよび書き込みサイクルが完了するのは、この信号がLowになったときです。