Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.12.1.2. ANLT Sequencer Status

オフセット: 0xB1

ANLT Sequencer Statusフィールド

ビット パラメーター名 説明 アクセス リセット
31 kr_paused ANLT Functionの一時停止の原因が kr_pause ビットであることを表示

1 : ANLT機能が一時停止します。

0: 通常のANLT機能です。

   
18 rsfec_ability ローカルRS-FECサポートを表示

1 : RS-FECをサポートします。

0 : RS-FECはサポートしません。

パラメーター ENABLE_RSFEC が1に設定されている場合、デフォルトは1です。

RO 0x0
15:8 seq_reconfig_mode PCSリコンフィグレーション用Sequencerモード

[8] = ANモード

[9] = LTモード (Clause 93)

[10] = 10Gデータモード

[11] = 25Gデータモード

[12] = Reserved

[13] = 100G-R4データモード

[14] = Reserved

[15] = 100G-P2データモード

他のすべての設定はReservedです。

  • シーケンサーでは、データパスを必要に応じて変更し、ANLTのステージを移動します。
  • このステータスレジスターによって、どのステップが進行中であるか、また、データパスのコンフィグレーション方法が分かります。
RO 0x0
2 seq_lt_timeout Sequencerリンク・トレーニングのタイムアウト

1 : シーケンサーでLTタイムアウトが発生しました。

0 : タイムアウトの発生はありません。

このステータスビットはスティッキーで、次回のLTの再起動までHighのままです。
RO 0x0
1 seq_an_timeout Sequencerオートネゴシエーションのタイムアウト

1 : シーケンサーでANタイムアウトが発生しました。

0 : タイムアウトの発生はありません。

このステータスビットはスティッキーで、次回のANの再起動までHighのままです。
RO 0x0
0 seq_link_ready Sequencerリンクready

1 : リンクではデータモードに対してreadyです。

0 : リンクはreadyではありません。

RO 0x0