Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2. イーサネット インテルFPGA IP向けEタイル ハードIPコアについて

EタイルFPGAのプロダクション・デバイスには、コンフィグレーション可能かつ強化されたイーサネット用プロトコルスタックが含まれており、IEEE 802.3 High Speed Ethernet Standardおよび25 Gigabit Ethernet Consortiumの25G/50G Ethernet Specification, Draft 1.6と互換性があります。

イーサネット インテルFPGA IP向けEタイル ハードIPによって提供されるこのハードIPへのアクセスのイーサネット・データ・レートは、10 Gbps、25 Gbps、および100 Gbpsです。このIPコアは、インテルFPGA IP LibraryおよびインテルQuartus® Primeプロ・エディションIP Catalogで入手可能です。

IPコアには次のバリアントがあり、イーサネット・チャネルと機能の組み合わせはそれぞれ異なります。
  • シングル10GE/25GEチャネル
  • 10GE/25GEチャネル1つから4つ (オプションのReed-Solomon Forward Error Correction (RS-FEC) 付き)
  • 100GEチャネル (オプションのRS-FEC付き)
  • 100GEまたは10GE/25GEチャネル1つから4つ (オプションのRS-FECおよび1588 Precision Time Protocol (PTP) 付き)、
  • カスタムPCS (オプションのRS-FEC付き)

100GEまたは1つから4つの10GE/25GEチャネルのバリアント (オプションのRS-FECおよび1588 Precision Time Protocol (PTP) 付き) には、100Gイーサネット・チャネルと、10Gまたは25Gで実行可能なシングル・レーン・チャネル最大4つが含まれます。ただし、シングル・レーン・チャネルと100GEチャネルは、同時に実行できません。

カスタムPCSバリアント (RS-FEC付き) 以外のすべてのバリアントでは、次のバリアントが選択できます。Media Access Control (MAC) + Physical Coding Sublayer (PCS) のバリエーション、PCS Onlyのバリエーション、カスタムPCSのバリエーション、Flexible Ethernet (FlexE) 、またはOptical Transport Network (OTN) のバリエーション。

図 1. バリアントの選択どのバリアントでも、MAC + PCSのバリエーション、PCS Onlyのバリエーション、FlexEのバリエーション、OTNのバリエーション、またはカスタムPCSのバリエーションが選択できます。
表 1.  IPコア・バリエーション用クライアント・インターフェイス
IPコア・バリエーション クライアント・インターフェイス・タイプ
MAC+PCS Avalon® Streaming (Avalon-ST)
PCS-only Media Independent Interface (MII)
カスタムPCS MII
FlexE PCS66
OTN PCS66
注: イーサネット インテルFPGA IP向けEタイル ハードIPでは、OTN機能の暫定サポートを提供しています。詳しくは、最寄りのインテル営業担当者にお問い合わせください。もしくは、Intel Premier Support (IPS) ケースを次のリンクから提出いただけます。https://www.intel.com/content/www/us/en/programmable/my-intel/mal-home.html

イーサネット インテルFPGA IP向けEタイル ハードIPコアでは、さまざまなプロトコル実装をサポートしています。

表 2.  イーサネット・プロトコル
イーサネット・チャネル プロトコル レーン数およびラインレート
100GE 100GBASE-KR4 4x25.78125 Gbps Non-Return-to-Zero (NRZ) (銅バックプレーン)
100GBASE-CR4 4x25.78125 Gbps NRZ (直接接続銅ケーブル)
CAUI-4 4×25.78125 Gbps NRZレーン (低損失リンク) : チップ間またはチップ対モジュール
CAUI-2 2x53.125 Gbps PAM4レーン (低損失リンク) : チップ間、チップ対モジュール、およびDAC
25GE 25GBASE-KR 1x25.78125 Gbpsレーン (バックプレーン)
25GBASE-CR 1x25.78125 Gbpsレーン (直接接続銅ケーブル)
25GBASE-R AUI 1x25.78125 Gbpsレーン (外部PHYモジュールへの低損失接続)
25GBASE-Rコンソーシアム・リンク 1x25.78125 Gbpsレーン (25G/50G Consortium Specificationに基づく)
10GE 10GBASE-KR 1x10.3125 Gbpsレーン (バックプレーン)
10GBASE-CR 1x10.3125 Gbpsレーン (直接接続銅ケーブル)