Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.10.6.3. RS-FECリコンフィグレーション・インターフェイス

RS-FECリコンフィグレーション・インターフェイスが使用できるのは、CPRIライン・ビット・レートで24.3 GbpsのIPコア・バリエーションを生成する場合のみです。
表 87.  RS-FECリコンフィグレーション信号
ポート名 ドメイン 説明
i_rsfec_reconfig_address[n-1:0] チャネルあたり11ビット i_reconfig_clk 選択したチャネルの RS-FEC Avalon-MMインターフェイス・アドレスを指定します。
i_rsfec_reconfig_read[n-1:0] チャネルあたり1ビット i_reconfig_clk IPコアでは、RS-FEC読み出し信号をアサートして、読み出しサイクルを選択したチャネルで開始します。
i_rsfec_reconfig_write[n-1:0] チャネルあたり1ビット i_reconfig_clk IPコアでは、このRS-FEC書き込み信号をアサートして、選択したチャネルの reconfig_writedata バスにデータを書き込みます。
i_rsfec_reconfig_writedata[n-1:0] チャネルあたり8ビット i_reconfig_clk 選択したチャネルの書き込みサイクルで書き込むRS-FECデータを指定します。
o_rsfec_reconfig_readdata[n-1:0] チャネルあたり8ビット i_reconfig_clk 選択したチャネルの読み出しサイクルで読み出すRS-FECデータを指定します。
o_rsfec_reconfig_waitrequest[n-1:0] チャネルあたり1ビット i_reconfig_clk 選択したチャネルのRS-FEC Avalon-MMストール信号を表します。読み出しおよび書き込みサイクルが完了するのは、この信号がLowになったときです。