Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.11.17.1.1. シングル25Gイーサネット・チャネル (FEC付き)

表 53.  ユースケースのコンフィグレーション
データレート コア・インターフェイス
25.78125 Gbps 64ビット

o_clk_pll_div64 (402.83MHz) を i_sl_clk_tx および i_sl_clk_rx に接続します。 i_sl_clk_tx または i_sl_clk_rx に他のソースを使用する場合は、 i_sl_clk_tx および i_sl_clk_rx では o_clk_pll_div64 に対して、必ず0 PPMの差を持たせてください 。

図 51. イーサネット25G×1RX FECもまた、TX PMA生成クロックによって駆動されます。