インテルのみ表示可能 — GUID: xtp1491862848879
Ixiasoft
インテルのみ表示可能 — GUID: xtp1491862848879
Ixiasoft
2.8.5. PRペルソナ・シミュレーション・モデルの生成
PRシミュレーション・モデルをペルソナに対して使用する場合、ネットリストには、そのモデル用の新しい altera_sim_pr_activate 最上位信号が含まれています。この信号を非同期に駆動して、モデル内のすべてのレジスターをXでロードすることができます。この機能を使用すると、新しいペルソナのリセットシーケンスの検証をPRイベントの完了時に行うことができます。リセットシーケンスの検証は、SystemVerilogアサーション、または他のチェッカーを使用して行います。
デフォルトで、PRシミュレーション・モデルは、pr_activate 信号のアサート時に、Xをレジスターのストレージエレメントに非同期にロードします。この動作のパラメーター化は、レジスターごとで行うか、またはシミュレーション全体のデフォルトの基準で行います。シミュレーション・モデルでは、次の4つの組み込みモードをサポートしています。
- load X
- load 1
- load 0
- load rand
SystemVerilogクラスを使用して、次のモードを指定します。
- dffeas_pr_load_x
- dffeas_load_1
- dffeas_load_0
- dffeas_load_rand
必要に応じて、独自のPRアクティベーション・クラスを作成し、クラスで pr_load 変数を定義してPRアクティベーション値を指定してください。
次の手順に従って、PRデザインのシミュレーション・モデルを生成します。
- Quartus® Prime プロ・エディションでPRプロジェクトのベースリビジョンを開き、Processing > Start > Start Analysis & Synthesisをクリックします。 または、次のコマンドラインを実行します。
quartus_syn <project name> -c <base revision name>
- 合成が完了したら、Project > Export Design Partitionをクリックします。root partitionをPartition nameに対して選択し、synthesizedをSnapshotに対して選択してから、OKをクリックします。または、次のコマンドラインを実行します。
quartus_cdb <project name> -c <base revision name> \ "--export_block root_partition --snapshot synthesized \ --file <static qdb name>
- Project > Revisionsをクリックして、現在のリビジョンを、エクスポートするペルソナのリビジョンに切り替えます。
- Processing > Start > Start Analysis & Synthesisをクリックします。または、次のコマンドラインを実行します。
quartus_syn <project name> -c <persona revision name>
- ペルソナリビジョンの合成が完了したら、次のコマンドラインを実行してPRシミュレーション・モデルを生成します。
quartus_eda <project name> –c <persona revision name> "--pr --simulation \ --tool=modelsim --format=verilog --partition=<pr partition name> \ --module=<partition name>=<persona module name>
- ステップ3から5をシミュレーションを行うすべてのペルソナに対して繰り返します。
PRシミュレーション・モデル生成の全スクリプト
quartus_syn <project name> -c <base revision name> quartus_cdb <project name> -c <base revision name> \ "--export_block root_partition --snapshot synthesized \ --file <static qdb name> quartus_syn <project name> -c <persona revision name> quartus_eda <project name> –c <persona revision name> \ "--pr --simulation --tool=modelsim --format=verilog \ --partition=<pr partition name> --module=<partition name>=\ <persona module name>
EDA Netlist Writer の PR モードを使用することで、PR 領域のゲートレベル・ネットリストを生成することができます。 Quartus® Prime プロ・エディションのユーザーガイド: サードパーティー・シミュレーションの「EDA Netlist Writer およびゲートレベル・ネットリスト」を参照してください。