インテルのみ表示可能 — GUID: xkv1519852295211
Ixiasoft
1.1. このバージョンの新機能
1.2. パーシャル・リコンフィグレーション用語
1.3. パーシャル・リコンフィグレーション・プロセス・シーケンス
1.4. 内部ホストのパーシャル・リコンフィグレーション
1.5. 外部ホストのパーシャル・リコンフィグレーション
1.6. パーシャル・リコンフィグレーション・デザイン・フロー
1.7. パーシャル・リコンフィグレーション・デザインの考慮事項
1.8. 階層型パーシャル・リコンフィグレーション
1.9. パーシャル・リコンフィグレーション・デザインのタイミング解析
1.10. パーシャル・リコンフィグレーション・デザインのシミュレーション
1.11. パーシャル・リコンフィグレーション・デザインのデバッグ
1.12. パーシャル・リコンフィグレーション・セキュリティー ( Stratix® 10デザイン)
1.13. PRビットストリームの圧縮および暗号化 ( Arria® 10および Cyclone® 10 GXデザイン)
1.14. PRプログラミング・エラーの回避
1.15. PRデザインのバージョン互換コンパイル・データベースのエクスポート
1.16. パーシャル・リコンフィグレーション・デザインの作成の改訂履歴
1.6.1. ステップ 1 : パーシャル・リコンフィグレーションのリソースの特定
1.6.2. ステップ2 : デザイン・パーティションの作成
1.6.3. ステップ 3 : デザインのフロアプラン
1.6.4. ステップ4 : Partial Reconfiguration Controller Intel FPGA IPの追加
1.6.5. ステップ5 : ペルソナの定義
1.6.6. ステップ6 : ペルソナのリビジョンの作成
1.6.7. ステップ7 : ベースリビジョンのコンパイルと静的領域のエクスポート
1.6.8. ステップ8 : PR実装リビジョンのセットアップ
1.6.9. ステップ9 : FPGAデバイスのプログラミング
2.1. 内部および外部PRホスト・コンフィグレーション
2.2. Partial Reconfiguration Controller Intel FPGA IP
2.3. Partial Reconfiguration Controller Intel Arria® 10/Cyclone® 10 FPGA IP
2.4. Partial Reconfiguration External Configuration ControllerIntel FPGA IP
2.5. Partial Reconfiguration Region Controller Intel® FPGA IP
2.6. Avalon® Memory-Mapped Partial Reconfiguration Freeze Bridge IP
2.7. Avalon® Streaming Partial Reconfiguration Freeze Bridge IP
2.8. インテルFPGA IPの生成およびシミュレーション
2.9. Quartus® Prime プロ・エディション ユーザーガイド : パーシャル・リコンフィグレーションのアーカイブ
2.10. パーシャル・リコンフィグレーション・ソリューションIPユーザーガイド 改訂履歴
インテルのみ表示可能 — GUID: xkv1519852295211
Ixiasoft
2.4.2. ポート
Partial Reconfiguration External Configuration Controller Intel FPGA IPには次のインターフェイス・ポートが含まれます。
ポート名 | 幅 | 入力/出力 | 機能 |
---|---|---|---|
pr_request | 1 | 入力 | PRプロセスの開始準備ができていることを示します。この信号は、どのクロック信号にも同期しないコンジットです。 |
pr_error | 2 | 出力 | パーシャル・リコンフィグレーション・エラーを示します。
|
pr_done | 1 | 出力 | PRプロセスが完了したことを示します。この信号は、どのクロック信号にも同期しないコンジットです。 |
start_addr | 1 | 入力 | アクティブ・シリアル・フラッシュのPRデータの開始アドレスを指定します。この信号をイネーブルするには、次のいずれかを選択します。 Avalon-ST または Active SerialをEnable Avalon-ST Pins or Active Serial Pinsパラメーターに対して選択します。この信号は、どのクロック信号にも同期しないコンジットです。 |
reset | 1 | 入力 | アクティブHighの同期リセット信号。 |
out_clock | 1 | 出力 | 内部オシレーターから生成されるクロックソース。 |
busy | 1 | 出力 | IPでこの信号をアサートして、PRデータ転送が進行中であることを示します。この信号をイネーブルするには、EnableをEnable busy interfaceパラメーターに対して選択します。 |