インテルのみ表示可能 — GUID: xzc1486505409113
Ixiasoft
1.1. このバージョンの新機能
1.2. パーシャル・リコンフィグレーション用語
1.3. パーシャル・リコンフィグレーション・プロセス・シーケンス
1.4. 内部ホストのパーシャル・リコンフィグレーション
1.5. 外部ホストのパーシャル・リコンフィグレーション
1.6. パーシャル・リコンフィグレーション・デザイン・フロー
1.7. パーシャル・リコンフィグレーション・デザインの考慮事項
1.8. 階層型パーシャル・リコンフィグレーション
1.9. パーシャル・リコンフィグレーション・デザインのタイミング解析
1.10. パーシャル・リコンフィグレーション・デザインのシミュレーション
1.11. パーシャル・リコンフィグレーション・デザインのデバッグ
1.12. パーシャル・リコンフィグレーション・セキュリティー ( Stratix® 10デザイン)
1.13. PRビットストリームの圧縮および暗号化 ( Arria® 10および Cyclone® 10 GXデザイン)
1.14. PRプログラミング・エラーの回避
1.15. PRデザインのバージョン互換コンパイル・データベースのエクスポート
1.16. パーシャル・リコンフィグレーション・デザインの作成の改訂履歴
1.6.1. ステップ 1 : パーシャル・リコンフィグレーションのリソースの特定
1.6.2. ステップ2 : デザイン・パーティションの作成
1.6.3. ステップ 3 : デザインのフロアプラン
1.6.4. ステップ4 : Partial Reconfiguration Controller Intel FPGA IPの追加
1.6.5. ステップ5 : ペルソナの定義
1.6.6. ステップ6 : ペルソナのリビジョンの作成
1.6.7. ステップ7 : ベースリビジョンのコンパイルと静的領域のエクスポート
1.6.8. ステップ8 : PR実装リビジョンのセットアップ
1.6.9. ステップ9 : FPGAデバイスのプログラミング
2.1. 内部および外部PRホスト・コンフィグレーション
2.2. Partial Reconfiguration Controller Intel FPGA IP
2.3. Partial Reconfiguration Controller Intel Arria® 10/Cyclone® 10 FPGA IP
2.4. Partial Reconfiguration External Configuration ControllerIntel FPGA IP
2.5. Partial Reconfiguration Region Controller Intel® FPGA IP
2.6. Avalon® Memory-Mapped Partial Reconfiguration Freeze Bridge IP
2.7. Avalon® Streaming Partial Reconfiguration Freeze Bridge IP
2.8. インテルFPGA IPの生成およびシミュレーション
2.9. Quartus® Prime プロ・エディション ユーザーガイド : パーシャル・リコンフィグレーションのアーカイブ
2.10. パーシャル・リコンフィグレーション・ソリューションIPユーザーガイド 改訂履歴
インテルのみ表示可能 — GUID: xzc1486505409113
Ixiasoft
2.6.2. インターフェイス・ポート
Avalon® Memory-Mapped Partial Reconfiguration Freeze Bridge IPコアには、次のインターフェイス・ポートがあります。
ポート |
幅 | 入力/出力 |
説明 |
---|---|---|---|
clock | 1 | 入力 | IPの入力クロック。 |
reset_n | 1 | 入力 | IPの同期リセット。 |
freeze_conduit_freeze | 1 | 入力 | この信号がHighの場合、ブリッジは現在のトランザクションを適切に処理してから、AvalonメモリーマップドPRインターフェイスをフリーズします。 |
freeze_conduit_illegal_request | 1 | 出力 | このバスのHighは、不正な要求が、フリーズ状態の間にブリッジに対して発行されたことを示します。 |
pr_freeze_pr_freeze | 1 | 入力 | イネーブルされたPR領域からの freeze ポート。 |
ポート |
幅 | 入力/出力 |
説明 |
---|---|---|---|
slv_bridge_to_pr_read | 1 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への read ポート。 |
slv_bridge_to_pr_waitrequest | 1 | 入力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への waitrequest ポート。 |
slv_bridge_to_pr_write | 1 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への write ポート。 |
slv_bridge_to_pr_address | 32 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への address ポート。 |
slv_bridge_to_pr_byteenable | 4 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への byteenable ポート。 |
slv_bridge_to_pr_writedata | 32 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への writedata ポート。 |
slv_bridge_to_pr_readdata | 32 | 入力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への readdata ポート。 |
slv_bridge_to_pr_burstcount | 3 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への burstcount ポート。 |
slv_bridge_to_pr_readdatavalid | 1 | 入力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への readdatavalid ポート。 |
slv_bridge_to_pr_beginbursttransfer | 1 | 出力 | オプションの Avalon® -MMエージェントブリッジからPR領域への beginbursttransfer ポート。 |
slv_bridge_to_pr_debugaccess | 1 | 出力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への debugaccess ポート。 |
slv_bridge_to_pr_response | 2 | 入力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への response ポート。 |
slv_bridge_to_pr_lock | 1 | 出力 | オプションの Avalon® -MMエージェントブリッジからPR領域への lock ポート。 |
slv_bridge_to_pr_writeresponsevalid | 1 | 入力 | オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への writeresponsevalid ポート。 |
ポート |
幅 | 入力/出力 |
説明 |
---|---|---|---|
slv_bridge_to_sr_read | 1 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への read ポート。 |
slv_bridge_to_sr_waitrequest | 1 | 出力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への waitrequest ポート。 |
slv_bridge_to_sr_write | 1 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への write ポート。 |
slv_bridge_to_sr_address | 32 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への address ポート。 |
slv_bridge_to_sr_byteenable | 4 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への byteenable ポート。 |
slv_bridge_to_sr_writedata | 32 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への writedata ポート。 |
slv_bridge_to_sr_readdata | 32 | 出力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への readdata ポート。 |
slv_bridge_to_sr_burstcount | 3 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への burstcount ポート。 |
slv_bridge_to_sr_beginbursttransfer | 1 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への beginbursttransfer ポート。 |
slv_bridge_to_sr_debugaccess | 1 | 入力 | Avalon® -MMエージェントブリッジからスタティック領域への debugaccess ポート。 |
slv_bridge_to_sr_response | 2 | 出力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への response ポート。 |
slv_bridge_to_sr_lock | 1 | 入力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への lock ポート。 |
slv_bridge_to_sr_writeresponsevalid | 1 | 出力 | Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への writereponsevalid ポート。 |
ポート |
幅 | 入力/出力 |
説明 |
---|---|---|---|
mst_bridge_to_pr_read | 1 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への read ポート。 |
mst_bridge_to_pr_waitrequest | 1 | 出力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への waitrequest ポート。 |
mst_bridge_to_pr_write | 1 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への write ポート。 |
mst_bridge_to_pr_address | 32 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への address ポート。 |
mst_bridge_to_pr_byteenable | 4 | 入力 | オプションのAvalon-MMマスターブリッジからPR領域への byteenable ポート。 |
mst_bridge_to_pr_writedata | 32 | 入力 | オプションの Avalon® -MMマスターブリッジからPR領域への writedata ポート。 |
mst_bridge_to_pr_readdata | 32 | 出力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への readdata ポート。 |
mst_bridge_to_pr_burstcount | 3 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への burstcount ポート。 |
mst_bridge_to_pr_readdatavalid | 1 | 出力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への readdatavalid ポート。 |
mst_bridge_to_pr_beginbursttransfer | 1 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への beginbursttransfer ポート。 |
mst_bridge_to_pr_debugaccess | 1 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への debugaccess ポート。 |
mst_bridge_to_pr_response | 2 | 出力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への response ポート。 |
mst_bridge_to_pr_lock | 1 | 入力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への lock ポート。 |
mst_bridge_to_pr_writeresponsevalid | 1 | 出力 | オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への writeresponsevalid ポート。 |
ポート |
幅 | 入力/出力 |
説明 |
---|---|---|---|
mst_bridge_to_sr_read | 1 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への read ポート。 |
mst_bridge_to_sr_waitrequest | 1 | 入力 | Avalon® メモリーマップド・ブリッジからスタティック領域への waitrequest ポート。 |
mst_bridge_to_sr_write | 1 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への write ポート。 |
mst_bridge_to_sr_address | 32 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への address ポート。 |
mst_bridge_to_sr_byteenable | 4 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への byteenable ポート。 |
mst_bridge_to_sr_writedata | 32 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への writedata ポート。 |
mst_bridge_to_sr_readdata | 32 | 入力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への readdata ポート。 |
mst_bridge_to_sr_burstcount | 3 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への burstcount ポート。 |
mst_bridge_to_sr_readdatavalid | 1 | 入力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への readdatavalid ポート。 |
mst_bridge_to_sr_beginbursttransfer | 1 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への beginbursttransfer ポート。 |
mst_bridge_to_sr_debugaccess | 1 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への debugaccess ポート。 |
mst_bridge_to_sr_response | 2 | 入力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への response ポート。 |
mst_bridge_to_sr_lock | 1 | 出力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への lock ポート。 |
mst_bridge_to_sr_writeresponsevalid | 1 | 入力 | Avalon® メモリーマップド・マスターブリッジからスタティック領域への writeresponsevalid ポート。 |
図 76. Avalon® メモリーマップド・スレーブ・インターフェイス・ポート
図 77. Avalon® メモリーマップド・エージェント・インターフェイス・ポート