Quartus® Prime プロ・エディションのユーザーガイド: パーシャル・リコンフィグレーション

ID 683834
日付 10/23/2024
Public
ドキュメント目次

2.6.2. インターフェイス・ポート

Avalon® Memory-Mapped Partial Reconfiguration Freeze Bridge IPコアには、次のインターフェイス・ポートがあります。

表 50.  インターフェイス・ポート

ポート

入力/出力

説明

clock 1 入力 IPの入力クロック。
reset_n 1 入力 IPの同期リセット。
freeze_conduit_freeze 1 入力 この信号がHighの場合、ブリッジは現在のトランザクションを適切に処理してから、AvalonメモリーマップドPRインターフェイスをフリーズします。
freeze_conduit_illegal_request 1 出力

このバスのHighは、不正な要求が、フリーズ状態の間にブリッジに対して発行されたことを示します。

pr_freeze_pr_freeze 1 入力 イネーブルされたPR領域からの freeze ポート。
表 51.   Avalon® メモリーマップド・エージェントからPR領域ホストへのインターフェイス・ポート

ポート

入力/出力

説明

slv_bridge_to_pr_read 1 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への read ポート。
slv_bridge_to_pr_waitrequest 1 入力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への waitrequest ポート。
slv_bridge_to_pr_write 1 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への write ポート。
slv_bridge_to_pr_address 32 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への address ポート。
slv_bridge_to_pr_byteenable 4 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への byteenable ポート。
slv_bridge_to_pr_writedata 32 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への writedata ポート。
slv_bridge_to_pr_readdata 32 入力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への readdata ポート。
slv_bridge_to_pr_burstcount 3 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への burstcount ポート。
slv_bridge_to_pr_readdatavalid 1 入力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への readdatavalid ポート。
slv_bridge_to_pr_beginbursttransfer 1 出力 オプションの Avalon® -MMエージェントブリッジからPR領域への beginbursttransfer ポート。
slv_bridge_to_pr_debugaccess 1 出力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への debugaccess ポート。
slv_bridge_to_pr_response 2 入力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への response ポート。
slv_bridge_to_pr_lock 1 出力 オプションの Avalon® -MMエージェントブリッジからPR領域への lock ポート。
slv_bridge_to_pr_writeresponsevalid 1 入力 オプションの Avalon® メモリーマップド・エージェント・ブリッジからPR領域への writeresponsevalid ポート。
表 52.   Avalon® メモリーマップド・エージェントからスタティック領域マスターへのインターフェイス・ポート
注: Avalon® メモリーマップド・マスターからPR領域エージェントへのインターフェイスと同じ設定です。

ポート

入力/出力

説明

slv_bridge_to_sr_read 1 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への read ポート。
slv_bridge_to_sr_waitrequest 1 出力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への waitrequest ポート。
slv_bridge_to_sr_write 1 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への write ポート。
slv_bridge_to_sr_address 32 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への address ポート。
slv_bridge_to_sr_byteenable 4 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への byteenable ポート。
slv_bridge_to_sr_writedata 32 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への writedata ポート。
slv_bridge_to_sr_readdata 32 出力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への readdata ポート。
slv_bridge_to_sr_burstcount 3 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への burstcount ポート。
slv_bridge_to_sr_beginbursttransfer 1 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への beginbursttransfer ポート。
slv_bridge_to_sr_debugaccess 1 入力 Avalon® -MMエージェントブリッジからスタティック領域への debugaccess ポート。
slv_bridge_to_sr_response 2 出力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への response ポート。
slv_bridge_to_sr_lock 1 入力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への lock ポート。
slv_bridge_to_sr_writeresponsevalid 1 出力 Avalon® メモリーマップド・エージェント・ブリッジからスタティック領域への writereponsevalid ポート。
表 53.   Avalon® メモリーマップド・マスターからPR領域エージェントへのインターフェイス・ポート

ポート

入力/出力

説明

mst_bridge_to_pr_read 1 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への read ポート。
mst_bridge_to_pr_waitrequest 1 出力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への waitrequest ポート。
mst_bridge_to_pr_write 1 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への write ポート。
mst_bridge_to_pr_address 32 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への address ポート。
mst_bridge_to_pr_byteenable 4 入力 オプションのAvalon-MMマスターブリッジからPR領域への byteenable ポート。
mst_bridge_to_pr_writedata 32 入力 オプションの Avalon® -MMマスターブリッジからPR領域への writedata ポート。
mst_bridge_to_pr_readdata 32 出力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への readdata ポート。
mst_bridge_to_pr_burstcount 3 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への burstcount ポート。
mst_bridge_to_pr_readdatavalid 1 出力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への readdatavalid ポート。
mst_bridge_to_pr_beginbursttransfer 1 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への beginbursttransfer ポート。
mst_bridge_to_pr_debugaccess 1 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への debugaccess ポート。
mst_bridge_to_pr_response 2 出力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への response ポート。
mst_bridge_to_pr_lock 1 入力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への lock ポート。
mst_bridge_to_pr_writeresponsevalid 1 出力 オプションの Avalon® メモリーマップド・マスターブリッジからPR領域への writeresponsevalid ポート。
表 54.   Avalon® メモリーマップド・マスターからスタティック領域エージェントへのインターフェイス・ポート Avalon® メモリーマップド・エージェントからPR領域マスターへのインターフェイスと同じ設定です。

ポート

入力/出力

説明

mst_bridge_to_sr_read 1 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への read ポート。
mst_bridge_to_sr_waitrequest 1 入力 Avalon® メモリーマップド・ブリッジからスタティック領域への waitrequest ポート。
mst_bridge_to_sr_write 1 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への write ポート。
mst_bridge_to_sr_address 32 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への address ポート。
mst_bridge_to_sr_byteenable 4 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への byteenable ポート。
mst_bridge_to_sr_writedata 32 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への writedata ポート。
mst_bridge_to_sr_readdata 32 入力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への readdata ポート。
mst_bridge_to_sr_burstcount 3 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への burstcount ポート。
mst_bridge_to_sr_readdatavalid 1 入力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への readdatavalid ポート。
mst_bridge_to_sr_beginbursttransfer 1 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への beginbursttransfer ポート。
mst_bridge_to_sr_debugaccess 1 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への debugaccess ポート。
mst_bridge_to_sr_response 2 入力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への response ポート。
mst_bridge_to_sr_lock 1 出力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への lock ポート。
mst_bridge_to_sr_writeresponsevalid 1 入力 Avalon® メモリーマップド・マスターブリッジからスタティック領域への writeresponsevalid ポート。
図 76.  Avalon® メモリーマップド・スレーブ・インターフェイス・ポート
図 77.  Avalon® メモリーマップド・エージェント・インターフェイス・ポート