インテルのみ表示可能 — GUID: nzl1468428652427
Ixiasoft
1.1. このバージョンの新機能
1.2. パーシャル・リコンフィグレーション用語
1.3. パーシャル・リコンフィグレーション・プロセス・シーケンス
1.4. 内部ホストのパーシャル・リコンフィグレーション
1.5. 外部ホストのパーシャル・リコンフィグレーション
1.6. パーシャル・リコンフィグレーション・デザイン・フロー
1.7. パーシャル・リコンフィグレーション・デザインの考慮事項
1.8. 階層型パーシャル・リコンフィグレーション
1.9. パーシャル・リコンフィグレーション・デザインのタイミング解析
1.10. パーシャル・リコンフィグレーション・デザインのシミュレーション
1.11. パーシャル・リコンフィグレーション・デザインのデバッグ
1.12. パーシャル・リコンフィグレーション・セキュリティー ( Stratix® 10デザイン)
1.13. PRビットストリームの圧縮および暗号化 ( Arria® 10および Cyclone® 10 GXデザイン)
1.14. PRプログラミング・エラーの回避
1.15. PRデザインのバージョン互換コンパイル・データベースのエクスポート
1.16. パーシャル・リコンフィグレーション・デザインの作成の改訂履歴
1.6.1. ステップ 1 : パーシャル・リコンフィグレーションのリソースの特定
1.6.2. ステップ2 : デザイン・パーティションの作成
1.6.3. ステップ 3 : デザインのフロアプラン
1.6.4. ステップ4 : Partial Reconfiguration Controller Intel FPGA IPの追加
1.6.5. ステップ5 : ペルソナの定義
1.6.6. ステップ6 : ペルソナのリビジョンの作成
1.6.7. ステップ7 : ベースリビジョンのコンパイルと静的領域のエクスポート
1.6.8. ステップ8 : PR実装リビジョンのセットアップ
1.6.9. ステップ9 : FPGAデバイスのプログラミング
2.1. 内部および外部PRホスト・コンフィグレーション
2.2. Partial Reconfiguration Controller Intel FPGA IP
2.3. Partial Reconfiguration Controller Intel Arria® 10/Cyclone® 10 FPGA IP
2.4. Partial Reconfiguration External Configuration ControllerIntel FPGA IP
2.5. Partial Reconfiguration Region Controller Intel® FPGA IP
2.6. Avalon® Memory-Mapped Partial Reconfiguration Freeze Bridge IP
2.7. Avalon® Streaming Partial Reconfiguration Freeze Bridge IP
2.8. インテルFPGA IPの生成およびシミュレーション
2.9. Quartus® Prime プロ・エディション ユーザーガイド : パーシャル・リコンフィグレーションのアーカイブ
2.10. パーシャル・リコンフィグレーション・ソリューションIPユーザーガイド 改訂履歴
インテルのみ表示可能 — GUID: nzl1468428652427
Ixiasoft
1.3. パーシャル・リコンフィグレーション・プロセス・シーケンス
パーシャル・リコンフィグレーション・デザインでは、PR 動作を開始し、コンフィグレーション・ファイルを PR 制御ブロック ( Arria® 10および Cyclone® 10 GXデザイン) または SDM ( Agilex® 7、 Agilex™ 5および Stratix® 10デザイン) に渡す必要があります。パーシャル・リコンフィグレーションを行う前に、FPGA デバイスがユーザーモードで機能していることを確認してください。 次の手順では、パーシャル・リコンフィグレーション・シーケンスについて説明します。
- シーケンシャル PR 制御ロジックから PR 領域に stop_req 信号を送り、PR 動作の準備をします。この信号を受信すると、PR 領域では、保留中のトランザクションを完了し、新しいトランザクションの受け入れを停止します。
- stop_ack 信号を待ちます。これにより、PR 領域のパーシャル・リコンフィグレーションの準備ができていることを示します。
- PR 制御ロジックを使用して、PR 領域の必要な出力をすべてフリーズします。さらに、クロックイネーブルを駆動し、初期化された RAM をディスエーブル状態にします。
- PRビットストリームをPR制御ブロック ( Arria® 10および Cyclone® 10 GXデザイン) または SDM ( Agilex® 7、 Agilex™ 5、および Stratix® 10デザイン) に送信して、PR 領域の PR プロセスを開始します。Partial Reconfiguration Controller Intel® FPGA IPを使用する場合は、IP コアの Avalon® メモリーマップド・インターフェイスまたは Avalon® ストリーミング・インターフェイスによってこの機能が提供されます。PR 制御ブロックを Arria® 10デザインに直接インスタンス化する場合は、PR 制御ブロック信号のタイミング図 を参照してください。
- PR 動作が正常に完了したら、PR 領域をリセットします。
- PR 動作の開始は、start_req 信号のアサートおよび freeze 信号のデアサートで通知します。
- start_ack 信号を待ちます。これにより、PR 領域の動作準備ができていることを示します。
- 新たにリコンフィグレーションした PR 領域を含む FPGA の動作を再開します。
図 2. PR プロセスシーケンスのタイミング図