Quartus® Prime プロ・エディションのユーザーガイド: パーシャル・リコンフィグレーション

ID 683834
日付 10/23/2024
Public
ドキュメント目次

1.12. パーシャル・リコンフィグレーション・セキュリティー ( Stratix® 10デザイン)

Stratix® 10デバイスは、PR領域ペルソナが保護されていること、ペルソナにプラットフォームの整合性や機密性に対する脅威が含まれないこと、ペルソナをFPGAにロードする前にペルソナがFPGAデバイスの許可されていない領域にアクセスできないことを保証するために、次のオプションのPRセキュリティー機能をサポートしています。
  • PRビットストリームのセキュリティー検証 — .pmsf をSecure Mask Settingsファイル (.smsf) と照合して検証することで、ペルソナが許可されていないFPGAリソースを使用していないことを保証します。詳細はPRビットストリームのセキュリティー検証 ( Stratix 10デザイン)を参照してください。
  • PRビットストリーム認証 — オーナー公開ルートキーでFPGAデバイスをプロビジョニングすることで、ファームウェアおよびPRビットストリームが信頼できるソースからのものであることを保証します。詳細はPRビットストリーム認証 ( Stratix 10デザイン)を参照してください。
  • PRビットストリーム暗号化 — 静的領域およびすべてのビットストリームを同一のAESルートキーを使用して暗号化することで、ビットストリームの内容を保護します。詳細はPRビットストリーム暗号化 ( Stratix 10デザイン)を参照してください。