インテルのみ表示可能 — GUID: gmy1624896650300
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: gmy1624896650300
Ixiasoft
10.1. F-Tile Channel Placement Tool
Fタイルでは、データセンター、5Gネットワーク、スマートグリッド、およびその他の市場セグメントをサポートしています。イーサネット、CPRI、およびOTNは、このような新しいテクノロジーおよび従来のテクノロジーのバックボーンです。F-Tile Channel Placement Tool をデバイスファミリーのピン接続ガイドライン とともに使用することで、製品におけるプロトコル配置のプランニングを迅速に行うことができます。その上で、関連ドキュメントを参照し、 Quartus® Prime 開発ソフトウェアでデザインを実装してください。
Excelベースの F-Tile Channel Placement Tool には、次のタブがあります。このツールは、F-Tile Channel Placement Tool からダウンロードすることができます。
- Instructions
- PMA Hard IP Mapping (Reference)
- Step1_Topology Selection
- Step2 Hard IP Transceiver Placement
- Revision
注: デザインで200GハードIPブロックを使用する必要がある場合は、サフィックスが「C」のOPNの Agilex™ 7プロダクション・デバイスを使用してください。サフィックスのない (空白) またはサフィックスが「B」のOPNの Agilex™ 7プロダクション・デバイスを使用している場合に、デザインに200GハードIPブロックが含まれる場合は、インテルのカスタマーサポート・チームまでお問い合わせください。
図 65. F-Tile Channel Placement Tool