インテルのみ表示可能 — GUID: xsy1614683456238
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: xsy1614683456238
Ixiasoft
4.4.5. 仮想レーンの順序とオフセット値
仮想レーンとFECレーンのビット・インターリーブおよびレーン分布は、他のデバイスのPCSとFECでは実装が異なる場合があり、リンクパートナーが実装して送信するデータ順序を把握することはできません。そのため、PTPの実装では、論理レーンの配置をインターリーブなしで使用します。次の表は、100GE (25GE-4および50GE-2) イーサネット・レートでの仮想レーン配置例を示しています。
物理レーン | T + 0 | T + 1 | T + 2 | T + 3 | T + 4 |
---|---|---|---|---|---|
レーン0 | VL0 | VL4 | VL8 | VL12 | VL16 |
レーン1 | VL1 | VL5 | VL9 | VL13 | VL17 |
レーン2 | VL2 | VL6 | VL10 | VL14 | VL18 |
レーン3 | VL3 | VL7 | VL11 | VL15 | VL!9 |
物理レーン | T + 0 | T + 1 | T + 2 | T + 3 | T + 4 | T + 5 | T + 6 | T + 7 | T + 8 | T + 9 |
---|---|---|---|---|---|---|---|---|---|---|
レーン0 | VL0 | VL2 | VL4 | VL6 | VL8 | VL10 | VL12 | VL14 | VL16 | VL18 |
レーン1 | VL1 | VL3 | VL5 | VL7 | VL9 | VL11 | VL13 | VL15 | VL17 | VL19 |
関連情報