インテルのみ表示可能 — GUID: dqe1600698126446
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: dqe1600698126446
Ixiasoft
4.3.2. OTNモード
F-Tile Ethernet Intel® FPGA Hard IPでは、OTNモードをすべてのイーサネット・モードでサポートし、オプションのRS-FEC機能を備えます。
TX OTNデータパスの構成は次のとおりです。
- アライメント挿入: アライメント・マーカーとその位置は、イーサネットの動作モードに基づきOTNで利用可能になります。詳細は、PCS66 TXインターフェイスの信号の表を参照してください。
- ストライパー: 論理的にシーケンシャルなデータをセグメント化してデータのスループットを向上させます。
注: 10GE/20GE/40GE/50GE/100GEイーサネット・モードにおけるOTNモードでは、入力データはスクランブルされていることが想定されるため、スクランブラーはバイパスされます。200GE/400GEイーサネット・モードでは、RS-FECブロックによりデータのスクランブルを解除します。
RX OTNデータパスを構成するアライナーブロックにより、着信データのアライメントが可能になります。