インテルのみ表示可能 — GUID: tua1600698145652
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: tua1600698145652
Ixiasoft
4.3.3. FlexEモード
F-Tile Ethernet Intel® FPGA Hard IPでは、すべてのフレキシブル・イーサネット・モードのバリアントをサポートし、オプションのRS-FEC機能を備えます。このモードではイーサネットMACをバイパスし、PCS66インターフェイスを使用してPMAブロックに対する読み出しおよび書き込みを行います。
TX FlexEデータパスの構成は次のとおりです。
- TX PCSスクランブラー: データがスクランブルされるようにします。データがスクランブルされていないと、チャネルは正しくロックされません。
- アライメント挿入: TX PCSインターフェイスによりアライメント・マーカーを挿入します。
- ストライパー: 論理的にシーケンシャルなデータをセグメント化してデータのスループットを向上させます。
RX FlexEデータパスの構成は次のとおりです。
- アライナー: 着信データがアライメントされるようにします。
- RX PCSデスクランブラー: 着信スクランブル・データのスクランブルを解除します。