インテルのみ表示可能 — GUID: xmz1600579633927
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: xmz1600579633927
Ixiasoft
7.3.1. RX MAC Avalon STクライアント・インターフェイス (プリアンブル・パススルーを無効にしている場合)
100GE o_rx_data |
40GE/50GE o_rx_data |
10GE/25GE o_rx_data |
MACフィールド | 備考 |
---|---|---|---|---|
[511:504] | [127:120] | [63:56] | Dest Addr[47:40] | 送信先アドレスの最初のオクテットで、フレーム開始区切り文字 (SFD) に続きます。 |
[503:496] | [119:112] | [55:48] | Dest Addr[39:32] | |
[495:488] | [111:104] | [47:40] | Dest Addr[31:24] | |
[495:480] | [103:96] | [39:32] | Dest Addr[23:16] | |
[479:472] | [95:88] | [31:24] | Dest Addr[15:8] | |
[471:464] | [87:80] | [23:16] | Dest Addr[7:0] | |
[463:456] | [79:72] | [15:8] | Src Addr[47:40] | |
[455:448] | [71:64] | [7:0] | Src Addr[39:32] | |
[447:440] | [63:56] | [63:56] | Src Addr[31:24] | |
[439:432] | [55:48] | [55:48] | Src Addr[23:16] | |
[431:424] | [47:40] | [47:40] | Src Addr[15:8] | |
[423:416] | [39:32] | [39:32] | Src Addr[7:0] | |
[415:408] | [31:24] | [31:24] | Length/Type[15:8] | |
[407:400] | [23:16] | [23:16] | Length/Type[7:0] | |
[399:0] | [15:0] | [15:0] | … |
上の表では、バスのバイト順序とデータビット順序はTX MAC Avalon STクライアント・インターフェイスに従っています。次に例を示します。
- 100GEの場合、SFD後に受信する最初のビットはビット504、つまり最初の受信バイトのビット0です。
- 40GE/50GEの場合、最初に受信するバイトの最初のビットはビット120です。
- 10GE/25GEの場合、最初に受信するバイトの最初のビットはビット56です。