インテルのみ表示可能 — GUID: qfj1600698110652
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: qfj1600698110652
Ixiasoft
4.3.1. PCSモード
F-Tile Ethernet Intel® FPGA Hard IPでは、PCS onlyモードを10GE/25GE/50GE/100GE/200GE/400GEのイーサネット・レート・バリアントでサポートし、オプションのRS-FEC機能を備えます。
TX PCSデータパスの構成は次のとおりです。
- TX PCSエンコーダー: PMAインターフェイスからのデータをエンコードします。
- TX PCSスクランブラー: データがスクランブルされるようにします。データがスクランブルされていないと、チャネルは正しくロックされません。
- アライメント挿入: TX PCSインターフェイスによりアライメント・マーカーを挿入します。
- ストライパー: 論理的にシーケンシャルなデータをセグメント化してデータのスループットを向上させます。
RX PCSデータパスの構成は次のとおりです。
- アライナー: 着信データがアライメントされるようにします。
- RX PCSデスクランブラー: 着信スクランブル・データのスクランブルを解除します。
- RX PCSデコーダー: PMAインターフェイスからの着信エンコードデータをデコードします。