F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

7.5.1. RX MACセグメント化クライアント・インターフェイス (プリアンブル・パススルーを無効にしている場合)

表 46.  RX MAC o_rx_mac_data のフィールド位置 (プリアンブル・パススルーを無効にしている場合)
40GE/50GE/100GE/200GE/400GE

o_rx_mac_data

10GE/25GE

o_rx_mac_data

MACフィールド 備考
[7:0] [7:0] Dest Addr[47:40] 送信先アドレスの最初のオクテットで、フレーム開始区切り文字 (SFD) に続きます。
[15:8] [15:8] Dest Addr[39:32]  
[23:16] [23:16] Dest Addr[31:24]  
[31:24] [31:24] Dest Addr[23:16]  
[39:32] [39:32] Dest Addr[15:8]  
[47:40] [47:40] Dest Addr[7:0]  
[55:48] [55:48] Src Addr[47:40]  
[63:56] [7:0] Src Addr[39:32]  
[71:64] [7:0] Src Addr[31:24]  
[79:72] [15:8] Src Addr[23:16]  
[87:80] [23:16] Src Addr[15:8]  
[95:88] [31:24] Src Addr[7:0]  
[103:96] [39:32] Length/Type[15:0]  
[111:104] [47:40] Length/Type[7:0]  
[…:112] [63:48]  

10GE/25GEバリアントでは、ヘッダーの到着には2クロックサイクルが必要です。