インテルのみ表示可能 — GUID: igd1614810787110
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: igd1614810787110
Ixiasoft
9.1.5. クロックとリセット
信号名 | 内容 |
---|---|
i_clk | 100MHzから250MHzの周波数のクロックソース。AN/LTを有効にしている場合、i_clk を1GHzで駆動して、シミュレーション時間を短縮することができます。 |
i_reset | アクティブHighのリセット、i_clk クロックに同期しています。 |
信号名 | 幅 | 内容 |
---|---|---|
i_kr_reconfig_addr[11:0] | 12 | オートネゴシエーションおよびリンク・トレーニングのコントロールおよびステータスレジスター (AN/LT CSR) のアドレスバス。
|
i_kr_reconfig_read | 1 | AN/LT CSRの読み出しイネーブル。 |
i_kr_reconfig_write | 1 | AN/LT CSRの書き込みイネーブル。 |
i_kr_reconfig_byte_en[3:0] | 4 | データ書き込みのAN/LTバイト・イネーブル信号。 |
i_kr_reconfig_writedata[31:0] | 32 | AN/LT CSRの書き込みデータ。 |
o_kr_reconfig_readdata[31:0] | 32 | AN/LT CSRからの読み出しデータ。 |
o_kr_reconfig_readdata_valid | 1 | AN/LT CSR読み出しデータのValid信号。アサートされている場合、レジスターは有効です。 |
o_kr_reconfig_waitrequest | 1 | Avalon®メモリーマップド・インターフェイスがビジー状態であることを示します。読み出しまたは書き込みサイクルは、この信号がLowになった際にのみ完了します。 |
信号名 | 幅 | 内容 |
---|---|---|
anlt_link | [NUMPORTS_GUI-1:0] | NUMPORTS_GUI イーサネットIPインスタンスへの接続に使用します。このポートは、F-Tile Ethernet Intel® FPGA Hard IPの anlt_link ポートに接続します。
注: これは仮想ワイヤーで、信号情報を伝達しません。 Quartus® Primeのタイルロジック生成フローで使用して、AN/LT IPをイーサネットIPに正しく接続します。
|