F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

9.1.5. クロックとリセット

表 72.  クロックポートとリセットポート
信号名 内容
i_clk 100MHzから250MHzの周波数のクロックソース。AN/LTを有効にしている場合、i_clk を1GHzで駆動して、シミュレーション時間を短縮することができます。
i_reset アクティブHighのリセット、i_clk クロックに同期しています。
表 73.   Avalon® Memory-Mappedインターフェイス・ポートこのインターフェイスの信号では、i_clk クロックを使用します。
信号名 内容
i_kr_reconfig_addr[11:0] 12 オートネゴシエーションおよびリンク・トレーニングのコントロールおよびステータスレジスター (AN/LT CSR) のアドレスバス。
  • ビット [11:8]: ポート番号
  • [7:0]: 各ポートのCSR空間
i_kr_reconfig_read 1 AN/LT CSRの読み出しイネーブル。
i_kr_reconfig_write 1 AN/LT CSRの書き込みイネーブル。
i_kr_reconfig_byte_en[3:0] 4 データ書き込みのAN/LTバイト・イネーブル信号。
i_kr_reconfig_writedata[31:0] 32 AN/LT CSRの書き込みデータ。
o_kr_reconfig_readdata[31:0] 32 AN/LT CSRからの読み出しデータ。
o_kr_reconfig_readdata_valid 1 AN/LT CSR読み出しデータのValid信号。アサートされている場合、レジスターは有効です。
o_kr_reconfig_waitrequest 1 Avalon®メモリーマップド・インターフェイスがビジー状態であることを示します。読み出しまたは書き込みサイクルは、この信号がLowになった際にのみ完了します。
表 74.  ベースIPのポート接続
信号名 内容
anlt_link [NUMPORTS_GUI-1:0] NUMPORTS_GUI イーサネットIPインスタンスへの接続に使用します。このポートは、F-Tile Ethernet Intel® FPGA Hard IPanlt_link ポートに接続します。
注: これは仮想ワイヤーで、信号情報を伝達しません。 Quartus® Primeのタイルロジック生成フローで使用して、AN/LT IPをイーサネットIPに正しく接続します。