インテルのみ表示可能 — GUID: bxa1614696489952
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: bxa1614696489952
Ixiasoft
2.6. IPコアのテストベンチ
インテルでは、F-Tile Ethernet Intel® FPGA Hard IPに向けて生成することができるテストベンチ・デザイン例を提供しています。
シミュレーション・テストベンチを生成するには、次の手順に従います。
- まず、F-Tile Ethernet Intel® FPGA Hard IPのパラメーター・エディターで、最終製品で生成する予定のIPコア・バリエーションのパラメーター値を設定します。デザインのパラメーター値を最終製品のパラメーター値と一致するように設定しないと、生成するテストベンチでは意図しているIPコア・バリエーションが実行されません。
- デザイン例を生成します。
- Quartus® Prime開発ソフトウェアで、ロジック生成を実行してタイル関連ファイルを生成します。このプロセスでは、シミュレーションおよび合成の完全なネットリストを生成します。
テストベンチでは、IPコアの基本的なテストが行われます。完全な検証環境の代わりになるものではありません。