F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

9.2.4. PTPピアツーピア平均パス遅延リコンフィグレーション・インターフェイス

表 79.  PTPピアツーピア (P2P) 平均パス遅延リコンフィグレーション・インターフェイスこのインターフェイスの信号では、i_reconfig_clk クロックを使用します。また、PTPタイルアダプターの i_reconfig_reset 信号でリセットされます。このクロックとリセットは、IPコアのすべてのリコンフィグレーション・インターフェイスで使用されます。
ポート名 内容

i_reconfig_ptp_p2p_addr[16:0]

17ビット

PTP P2P MeanPathDelayおよびステータスレジスターのバイト・アドレスバス

i_reconfig_ptp_p2p_read

1ビット

PTP P2P MeanPathDelayおよびステータスレジスターの読み出し要求信号

i_reconfig_ptp_p2p_write

1ビット

PTP P2P MeanPathDelayおよびステータスレジスターの書き込み要求信号

i_reconfig_ptp_p2p_byteenable[3:0]

4ビット

PTP P2P MeanPathDelay読み出しおよび書き込み要求信号のバイト・イネーブル

o_reconfig_ptp_p2p_readdata[31:0]

32ビット

PTP P2P MeanPathDelayおよびステータスレジスターに対する読み出しからの読み出しデータ

o_reconfig_ptp_p2p_readdata_valid

1ビット

設定されている場合、PTP P2P MeanPathDelayおよびステータスレジスターからの読み出しデータは有効です

i_reconfig_ptp_p2p_writedata[31:0]

32ビット

PTP P2P MeanPathDelayおよびステータスレジスターに対する書き込みデータ

o_reconfig_ptp_p2p_waitrequest

1ビット

PTP P2P MeanPathDelayおよびステータスレジスターにおける操作に対する Avalon®メモリーマップド・インターフェイス・ストール信号