F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

7.14.5. PTPステータス・インターフェイス

PTPステータス・インターフェイスでは、PTP機能を使用しているアプリケーションにPTPタイムスタンプ・ロジックを使用する準備ができたことを通知します。
表 63.  PTPステータス・インターフェイスの信号すべてのインターフェイス信号は非同期です。

信号名

内容

o_tx_ptp_offset_data_valid 1 TX PTPオフセットデータが有効です。
アサートされている場合、TXデータパスのPTPオフセットデータを次の Avalon®メモリーマップド・インターフェイス・レジスターから読み出し可能なことを示します。
  • ptp_tx_lane_calc_data_constdelay
  • ptp_tx_lane<n>_calc_data_offset
  • ptp_tx_lane<n>_calc_data_time
  • ptp_tx_lane<n>_calc_data_wiredelay
上の n の範囲は、0からアクティブなSERDESレーン数になります。

ptp_tx_lane0_calc_data_time 信号は、最初のTX SERDESレーンを基準とするキャプチャー時間です。

o_rx_ptp_offset_data_valid 1 RX PTPオフセットデータが有効です。
アサートされている場合、RXデータパスのPTPオフセットデータを次の Avalon®メモリーマップド・インターフェイス・レジスターから読み出し可能なことを示します。
  • ptp_rx_lane_calc_data_constdelay
  • ptp_rx_lane<n>_calc_data_offset
  • ptp_rx_lane<n>_calc_data_time
  • ptp_rx_lane<n>_calc_data_wiredelay
この n の範囲は、0からアクティブなSERDESレーン数になります。

ptp_rx_lane0_calc_data_time 信号は、最初のRX SERDESレーンを基準とするキャプチャー時間です。

o_tx_ptp_ready 1 TX PTPロジックを使用する準備ができています。

アサートされている場合、TXデータパスのPTPが完全に機能する状態で、サポートされている精度範囲内でTX出力タイムスタンプが有効なことを示します。

o_rx_ptp_ready 1 RX PTPロジックを使用する準備ができています。

アサートされている場合、RXデータパスのPTPが完全に機能する状態で、サポートされている精度範囲内でRX入力タイムスタンプが有効なことを示します。