インテルのみ表示可能 — GUID: hsp1613752982338
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアライメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. 32ビット・ソフトCWBINカウンター
7.13. リコンフィグレーション・インターフェイス
7.14. 高精度時間プロトコル・インターフェイス
インテルのみ表示可能 — GUID: hsp1613752982338
Ixiasoft
7.14.4. RXタイムスタンプ・インターフェイス
RXタイムスタンプ・インターフェイスでは、受信するパケットのRXタイムスタンプを提供します。
各RXパケットに含まれるタイムスタンプは、o_ptp_rx_its バスに記録されます。タイムスタンプ信号は、o_rx_valid および o_rx_startofpacket 信号がHighの場合に有効です。
図 60. IEEE 1588 RXタイムスタンプ・インターフェイスの使用次の図には2つのRXパケットがあり、それぞれの入力タイムスタンプが含まれています。
信号名 |
幅 | 内容 |
---|---|---|
o_ptp_rx_its[95:0] o_ptp_rx_its[191:0] |
96ビット (10GE/25GE/50GE/100GE/200GE) 192ビット (400GE) |
着信するRXパケットの入力タイムスタンプ信号 (イーサネット・レートが10GE/25GE/50GE/100GE/200GE/400GEの場合)。
|