F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

7.14.4. RXタイムスタンプ・インターフェイス

RXタイムスタンプ・インターフェイスでは、受信するパケットのRXタイムスタンプを提供します。

各RXパケットに含まれるタイムスタンプは、o_ptp_rx_its バスに記録されます。タイムスタンプ信号は、o_rx_valid および o_rx_startofpacket 信号がHighの場合に有効です。

図 60. IEEE 1588 RXタイムスタンプ・インターフェイスの使用次の図には2つのRXパケットがあり、それぞれの入力タイムスタンプが含まれています。
表 62.  RXタイムスタンプ・インターフェイスの信号すべてのインターフェイス信号で i_clk_rx クロックを使用します。タイムスタンプは常に1588 v2形式です。

信号名

内容

o_ptp_rx_its[95:0]

o_ptp_rx_its[191:0]

96ビット (10GE/25GE/50GE/100GE/200GE)

192ビット (400GE)

着信するRXパケットの入力タイムスタンプ信号 (イーサネット・レートが10GE/25GE/50GE/100GE/200GE/400GEの場合)。
  • RX MAC Avalon STクライアント・インターフェイスの場合、o_ptp_rx_its[95:0] は、o_rx_valido_rx_startofpacket 信号がどちらも1に等しい場合にのみ有効になります。
  • RX MACセグメント化クライアント・インターフェイスの場合、o_ptp_rx_its[95:0] は、o_rx_valid が1に等しく、o_rx_mac_inframe[7:0] にパケットの開始 (SOP) が含まれている場合にのみ有効になります。

    o_ptp_rx_its[191:96] は、o_rx_valid が1に等しく、o_rx_mac_inframe[15:8] にSOPが含まれている場合にのみ有効になります。