F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

7.14.1. Time-of-Dayインターフェイス

共有Time-of-Day (TOD) を使用すると、IPコアでローカルのTime-of-Dayをすべてのタイムスタンプのリファレンスとすることができます。96ビットのタイムスタンプはIEEE 1588 v2形式です。

表 59.  Time-of-Day (TOD) インターフェイスの信号Time-Of-Dayインターフェイスにより、IPコアでは、すべてのタイムスタンプでローカルの既知のTime-Of-Dayをリファレンスとして使用できるようになります。

すべてのインターフェイス信号で i_clk_tx_tod クロックを使用します。

信号名

内容

i_ptp_tx_tod[95:0] 96 TXクロックドメインのローカルクロックに基づくTime-of-Day (TOD)。
タイムスタンプはIEEE 1588 v2形式です。
  • [95:48]: 秒を表す
  • [47:16]: ナノ秒を表す
  • [15:0]: ナノ秒少数部を表す
i_ptp_tx_tod_valid 1 TX TOD信号が有効であることを示します。
  • この信号は、i_ptp_tx_tod バスに有効な時間が含まれている場合にアサートします。
  • この信号を少なくとも1クロックサイクルの間デアサートすることで、i_ptp_tx_tod の値の大幅な変化 (TODリセットやシステム電源投入後の最初のTOD調整など) を示します。IPコアは o_tx_ptp_ready をデアサートして、TX出力タイムスタンプが無効であることを示します。
i_ptp_rx_tod[95:0] 96 RXクロックドメインのローカルクロックに基づくTime-of-Day。
タイムスタンプはIEEE 1588 v2形式です (96ビット)。
  • [95:48]: 秒を表す
  • [47:16]: ナノ秒を表す
  • [15:0]: ナノ秒少数部を表す
i_ptp_rx_tod_valid 1 RX TOD信号が有効であることを示します。
  • この信号は、i_ptp_rx_tod バスに有効な時間が含まれている場合にアサートします。
  • この信号を少なくとも1クロックサイクルの間デアサートすることで、i_ptp_rx_tod の値の大幅な変化 (TODリセットやシステム電源投入後の最初のTOD調整など) を示します。IPコアは o_rx_ptp_ready をデアサートして、RX出力タイムスタンプが無効であることを示します。