DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

6.6.2. AUX インターフェイス

IP には、AUX チャネルのシリアルデータを制御する 3 つのポートがあります。

  • データ入力 (rx_aux_in)
  • データ出力 (rx_aux_out)
  • 出力イネーブル (rx_aux_oe)。出力イネーブルポートは双方向リンクのデータ方向を制御します。

ステートマシンは、受信 AUX チャネルのマンチェスター・エンコーディングされたデータを16MHz クロックを使用してデコードします。メッセージ解析はステートマシン入力を直接駆動します。ステートマシンはすべてのレーン・トレーニングと EDID リンク・レイヤー・サービスを実行します。

シンクの AUX インターフェイスも適切な HPD IRQ イベントを生成します。これらのイベントは、シンクのメイン・リンク・デコーダーが信号損失を検出した場合に発生します。

シンクコアは rx_cable_detect 信号を使用してソース (アップストリーム) デバイスが物理的に接続されたことを検出し、 rx_pwr_detect 信号を使用してソースデバイスに電源が供給されたことを検出します。 rx_cable_detect 信号と rx_pwr_detect信号の両方がアサートされていない場合、シンクコアは rx_hpd 信号を継続してデアサートします。