DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

11.2. シンク・タイムスタンプ

Nios II プロセッサーは、このグローバルなフリーランニング・カウンターを使用してタイムスタンプと遅延を生成できます。同じカウンターをシンクとソースの両方のインスタンス化に使用することができます (DPRX_TIMESTAMP は常に DPTX_TIMESTAMP と等しくなります)。

DPRX_TIMESTAMP

アドレス: 0x0005

方向: RO

リセット: 0x00000000

表 163.  DPRX_TIMESTAMP ビット

ビット

ビット名

説明

31:24

未使用

8’b00000000

23:0

TIMESTAMP

フリーランニング・カウンター値 (1 ティック = 100µs)