DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

11.5.1. DPRX_BER_TEST_PATTERN

アドレス: 0x000B

方向: RW

リセット: 0x00000000

表 168.  DPRX0_MSA_MVID ビット

ビット

ビット名

説明

31

未使用

30:24

PATT3

レーン 3 のパターン選択

  • 00h = テストパターンなし (ノーマルモード)
  • 03h = PRBS7
  • 08h = 128b/132b_TPS1 テストパターン (Nyquist)
  • 10h = 128b/132b_TPS2 テストパターン
  • 18h = PRBS9
  • 20h = PRBS11
  • 28h = PRBS15
  • 30h = PRBS23
  • 38h = PRBS31
  • 40h = 264 ビットのカスタムパターン
  • 48h = SQnum - num 1 のスクエアパターンの後に num 0 が続きます。

23

未使用  

22:16

PATT2

レーン 2 のパターン選択

  • 00h = テストパターンなし (ノーマルモード)
  • 03h = PRBS7
  • 08h = 128b/132b_TPS1 テストパターン (Nyquist)
  • 10h = 128b/132b_TPS テストパターン
  • 18h = PRBS9
  • 20h = PRBS11
  • 28h = PRBS15
  • 30h = PRBS23
  • 38h = PRBS31
  • 40h = 264 ビットのカスタムパターン
  • 48h = SQnum - num 個の 1 のスクエアパターンの後に num 個の 0 が続きます。

15

未使用  
14:8 PATT1

レーン 1 のパターン選択

  • 00h = テストパターンなし (ノーマルモード)
  • 03h = PRBS7
  • 08h = 128b/132b_TPS1 テストパターン (Nyquist)
  • 10h = 128b/132b_TPS2 テストパターン
  • 18h = PRBS9
  • 20h = PRBS11
  • 28h = PRBS15
  • 30h = PRBS23
  • 38h = PRBS31
  • 40h = 264 ビットのカスタムパターン
  • 48h = SQnum - num 個の 1 のスクエアパターンの後に num 個の 0 が続きます。
7 未使用  
6:0 PATT0

レーン 0 のパターン選択

  • 00h = テストパターンなし (ノーマルモード)
  • 03h = PRBS7
  • 08h = 128b/132b_TPS1 テストパターン (Nyquist)
  • 10h = 128b/132b_TPS テストパターン
  • 18h = PRBS9
  • 20h = PRBS11
  • 28h = PRBS15
  • 30h = PRBS23
  • 38h = PRBS31
  • 40h = 264 ビットのカスタムパターン
  • 48h = SQnum - num 個の 1 のスクエアパターンの後に num 個の 0 が続きます。