DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

8.1.3. 結果の表示

波形ビューワーで様々な .do ファイルをロードすることで ModelSim* GUI で結果を表示することができます。

  1. vsim コマンドで ModelSim* GUI を起動します。
  2. ModelSim* Tcl ウィンドウで次の dataset open コマンドを実行します。dataset open vsim.wlf
  3. View > Open Wave files を選択します。
  4. 波形を表示するには、.do ファイルをロードします (ファイルの一覧については表 7-1 を参照してください)。

    図 47. RX リコンフィグレーション波形次のタイミング図では、rx_link_rate は 1 (HBR) に設定されています。コアがリクエストを作成すると、rx_reconfig_req ポートが High になります。ユーザーロジックは rx_reconfig_ack をアサートし、トランシーバーをリコンフィグレーションします。リコンフィグレーション中、ユーザーロジックは rx_reconfig_busy を High で保持し、リコンフィグレーションが完了すると Low に駆動します。

    図 48. TX リコンフィグレーション波形次のタイミング図では、tx_link_rate は 1 (HBR) に設定されています。コアがリクエストを作成すると、tx_reconfig_req ポートが High になります。ユーザーロジックは tx_reconfig_ack をアサートし、トランシーバーをリコンフィグレーションします。リコンフィグレーション中、ユーザーロジックは tx_reconfig_busy を High で保持し、リコンフィグレーションが完了すると Low に駆動します。

    図 49. TX アナログ・リコンフィグレーション波形次のタイミング図では、tx_vod および tx_emp は 00 に設定されています。コアがリクエストを作成すると、tx_analog_reconfig_req ポートが High になります。ユーザーロジックは tx_analog_reconfig_ack をアサートし、トランシーバーをリコンフィグレーションします。リコンフィグレーション中、ユーザーロジックは tx_analog_reconfig_busy を High で保持し、リコンフィグレーションが完了すると Low に駆動します。

    図 50. RX ビデオ波形このタイミング図は、CVI とインターフェイスする場合の RX ビデオ波形の例を示しています。rx_vid_eol 信号は、アクティブビデオが終了した後の水平ブランキング期間に表示されるように (1 クロックサイクル分) 遅延させて h_sync パルスを生成します (VALID がデアサートされます)。rx_vid_eof 信号はアクティブビデオが終了した後の垂直ブランキング期間に表示されるように (1 クロックサイクル分) 遅延させて v_sync パルスを生成します。