DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

8. DisplayPort Intel® FPGA IP シミュレーション例

DisplayPort シミュレーション例は、DisplayPort Intel® FPGA IP の機能評価に役立ち、独自のシミュレーションを作成するための出発点となります。このシミュレーション例は、 ModelSim* SE シミュレーターをターゲットとしています。

このシミュレーション例は、デフォルト設定、TX および RX の有効化、および 8 bpc を使用して DisplayPort Intel® FPGA IP をインスタンス化します。このコアでは Support CTS test automation パラメーターがオンになっていますが、これはシミュレーションをパスするために必要です。

テストハーネスは、テスト対象のデザイン (DUT) と VGA ドライバーをインスタンス化します。また、クロックとトップレベルのスティミュラスを生成します。デザインはメインループで tx_mgmt インターフェイスを操作してリンクを確立し、ビデオデータを数フレーム送信します。テストハーネスは、送信データの CRC と受信データの CRC が 3 フレーム分一致することをチェックします。

図 46. Arria V、Cyclone V、Stratix V デバイスのシミ​​ュレーション例のブロック図ファイル名は、<prefix>_<name>.<extension> で付けられます。<prefix> はデバイスを表します (Arria V の場合は av、Cyclone V の場合は cv、Stratix V の場合は sv です)。