DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

10.7.9. DPTX_MST_TAVG_TS

ターゲット平均タイムスロット

アドレス: 0x00aa

方向: RW

リセット: 0x40404040

表 109.  DPTX_MST_TAVG_TS ビット
ビット ビット名 説明
31 未使用
30:24 TAVG_TS3 ストリーム 3 のターゲット平均タイムスロット
23 未使用
22:16 TAVG_TS2 ストリーム 2 のターゲット平均タイムスロット
15 未使用
14:8 TAVG_TS1 ストリーム 1 のターゲット平均タイムスロット
7 未使用
6:0 TAVG_TS0 ストリーム 0 のターゲット平均タイムスロット

TAVG_TS x は、ストリーム x が占有する MTU あたりのタイムスロット数の小数部分を 64 倍したものとして表されます。割り当てられたタイムスロットがこの数の上限となります。例えば以下は、4.7 タイムスロット/MTU が占有されている場合を示しています (VCP ID テーブルでは 5 タイムスロット/MTU が割り当てられています)。

TAVG_TS x = CEIL (FRAC (4.7)*64) = CEIL (0.7*64) = 45

ターゲット平均タイムスロット規制において達成される精度は、1/64 = 0.015625 です。

TAVG_TS x が 63 より大きい値に設定されている場合、VCP フィルは割り当てられた各タイムスロットに送信されます。