DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

6.6.3.2. ビデオ・ストリーム出力インターフェイス

このインターフェイスは、スクランブラー実行後の DisplayPort データへのアクセスを提供し、低レベルのデバッギング・ソース・エクイップメントに有用です。受信される 8 ビットシンボルは以下の表のように構成されます。この場合、n は時間と共に増加します (メイン・リンク・クロック・サイクル毎に、デュアル・シンボル・モードでは 2 ずつ、クワッド・シンボル・モードでは 4 ずつ)。

表 52.  rxN_stream_data ビット割り当て
ビット デュアル・シンボル・モード クアッド・シンボル・モード

127:120

なし

レーン 3 シンボル n + 3

119:112

なし

レーン 3 シンボル n + 2

111:104

なし

レーン 3 シンボル n + 1

103:96

なし

レーン 3 シンボル n

95:88

なし

レーン 2 シンボル n + 3

87:80

なし

レーン 2 シンボル n + 2

79:72

なし

レーン 2 シンボル n + 1

71:64

なし

レーン 2 シンボル n

63:56

レーン 3 シンボル n + 1

レーン 1 シンボル n + 3

55:48

レーン 3 シンボル n

レーン 1 シンボル n + 2

47:40

レーン 2 シンボル n + 1

レーン 1 シンボル n + 1

39:32

レーン 2 シンボル n

レーン 1 シンボル n

31:24

レーン 1 シンボル n + 1

レーン 0 シンボル n + 3

23:16

レーン 1 シンボル n

レーン 0 シンボル n + 2

15:8

レーン 0 シンボル n + 1

レーン 0 シンボル n + 1

7:0

レーン 0 シンボル n

レーン 0 シンボル n

データが受信されると、現在使用されているレーン数とメインリンクでトレーニングされたリンクに応じて、レーン 0、レーン 0 と 1、または 4 レーンすべてにデータが生成されます。IP は、データがデスクランブラーを通過した直後にデータ出力を提供し、すべての制御シンボル、データ、元のタイミングを特徴とします。データは各クロックサイクルで常に有効であるため、 rxN_stream_valid 信号はアサートされたままになります。