インテルのみ表示可能 — GUID: hco1410462461200
Ixiasoft
インテルのみ表示可能 — GUID: hco1410462461200
Ixiasoft
4.3.2. トランシーバーとクロッキング
デバイスのギガビット・トランシーバーは 5.4、2.7、1.62Gbps で動作し、135MHz の単一のリファレンス・クロックを必要とします。リンクレートが変更されると、ステートマシンはトランシーバーの PLL 設定のみをリコンフィグレーションします。
パラメーター |
単一のリファレンス・クロック設定 |
---|---|
データパスのオプション |
|
Enable TX datapath | オン |
Enable RX datapath | オン |
Enable standard PCS | オン |
Number of data channels | 1、2、または 4 |
注: 1 または 2 を選択した場合、最大レーン数パラメーターに従って、全データチャネルに対して PHY インスタンスを複数回インスタンス化する必要があります。これらの値は、ノンボンディング・モード向けです。
|
|
Bonding mode | ×1* または ×N |
注: ×1 を選択した場合、最大レーン数パラメーターに従って、全データチャネルに対して PHY インスタンスを複数回インスタンス化する必要があります。この値は、ノンボンディング・モード向けです。
|
|
Enable simplified data interface | |
PMA |
|
Data rate | 1620Mbps (TX 最大リンクレート = 1.62Gbps の場合) 2700Mbps (TX 最大リンクレート = 2.7Gbps の場合) 5400Mbps (TX 最大リンクレート = 5.4Gbps の場合) |
TX local clock division factor | 1 |
TX PMA |
|
Enable TX PLL dynamic reconfiguration | オン |
Number of TX PLLs | 1 |
Main TX PLL logical index | 0 |
Number of TX PLL reference clock | 1 |
TX PLL0 |
|
PLL type | CMU |
Reference clock frequency | 135MHz |
Selected reference clock source | 0 |
Selected clock network | ×1 または ×N |
注: ×1 を選択した場合、最大レーン数パラメーターに従って、全データチャネルに対して PHY インスタンスを複数回インスタンス化する必要があります。この値は、ノンボンディング・モード向けです。
|
|
RX PMA |
|
Enable CDR dynamic reconfiguration | オン |
Number of CDR reference clocks | 1 |
Selected CDR reference clock | 0 |
Selected CDR reference clock frequency | 135MHz |
PPM detector threshold | 1000ppm |
Enable rx_is_lockedtodata port | オン |
Enable rx_is_lockedtoref port | オン |
Enable rx_set_locktodata and rx_set_locktoref ports | オン |
Standard PCS |
|
Standard PCS protocolmode | Basic |
Standard PCS/PMA interface width | 20 |
Byte Serializer and Deserializer |
|
Enable TX byte serializer | オフ (シンボル出力モードが Dual の場合) オン (シンボル出力モードが Quad の場合) |
Enable RX byte deserializer | オフ (シンボル出力モードが Dual の場合) オン (シンボル出力モードが Quad の場合) |