DisplayPort Intel® FPGA IPユーザーガイド

ID 683273
日付 10/16/2023
Public
ドキュメント目次

4.3.1.2.1. ビデオ入力ポート

クロック・リカバリー・コアのビデオ入力ポートは、DisplayPort シンク・コア・ビデオ出力画像ポートに接続する必要があります。
図 9. ビデオ入力ポートのタイミング図

PIXELS_PER_CLOCK パラメーターが 1 より大きい場合、 vidin_valid をアサートする際、すべての入力ピクセルは有効であるものとします。このパラメーターは、水平アクティブ幅が 2 (PIXELS_PER_CLOCK = 2) または 4 (PIXELS_PER_CLOCK = 4) で割り切れるタイミングのみをサポートします。

クロック・リカバリー・コアのビデオ出力ポートは、標準的な hsyncvsync、または de タイミングでピクセルデータを生成します。すべての信号は、特に断りのない限り、再構築されたビデオクロック rec_clk に同期しています。TX トランシーバーを使用するデザインでは、 rec_clk をリファレンス・クロックとして使用することができます。

受信する最小ピクセルクロック周波数よりも低い周波数のリファレンス・クロックを持つトランシーバーに対して、 rec_clk_x2 をリファレンス・クロックとして使用することができます。例えば、トランシーバーの最小リファレンス・クロックが 40MHz の場合の、Video Graphics Array (VGA) 25-MHz 解像度がこれに該当します。

クロック・リカバリー・コアは、残りのポート信号が有効でない場合、reset_out をアサートします。例えば、rec_clk 信号と rec_clk_x2 信号がロックされておらず安定していない場合の、リカバリー・ビデオ解像度の変更中がこれに該当します。インテルでは、 reset_out 使用して、ビデオ出力ポートに接続されたダウンストリーム・ロジックをリセットすることをお勧めしています。

ハードウェア・デモの動作中、PC から DisplayPort ソース解像度 (グラフィックス・カード) を調整し、IP コアへの影響を観察できます。Nios II ソフトウェアは、ソースとシンクの AUX チャネル・アクティビティを表示します。プッシュボタンを押すと、現在の TX および RX MSA が表示されます。