F-Tile Ethernet Intel® FPGA Hard IPユーザーガイド

ID 683023
日付 7/08/2024
Public
ドキュメント目次

7.14. 高精度時間プロトコル・インターフェイス

PTP (高精度時間) インターフェイスは、PTP タブで Enable IEEE 1588 PTP オプションを有効にしている場合に利用可能になります。これを選択すると、IPはPTPベースの1ステップまたは2ステップのTXおよびRXタイムスタンプを生成します。IPには、IEEE 1588 96ビットTime-of-Day (TOD) 入力が必要です。
表 58.  PTPクロックポート

信号名

内容

i_clk_tx_tod 1

TX TOD入力クロック。クロック周波数は、イーサネット・レートと選択している Timestamp accuracy mode によって異なります。

Basic タイムスタンプ精度モードでは、この信号を次の周波数のクロックに接続します。
  • 10GE: 390.625MHz
  • 25GE/50GE/100GE/200GE/400GE: 390.625MHz
Advanced タイムスタンプ精度モードでは、この信号を o_clk_tx_div クロックに接続します。
  • 10GE: 156.25MHz
  • 25GE/50GE/100GE/200GE/400GE: 390.625MHz
i_clk_rx_tod 1

RX TOD入力クロック。クロック周波数は、イーサネット・レートと選択している Timestamp accuracy mode によって異なります。

Basic タイムスタンプ精度モードでは、この信号を次の周波数のクロックに接続します。
  • 10GE: 390.625MHz
  • 25GE/50GE/100GE/200GE/400GE: 390.625MHz
Advanced タイムスタンプ精度モードでは、この信号を o_clk_rec_div クロックに接続します。
  • 10GE: 156.25MHz
  • 25GE/50GE/100GE/200GE/400GE: 390.625MHz
i_clk_ptp_sample 1 PTP測定に向けたサンプルクロック。クロック周波数は114.2857MHzです。

同じサンプルクロックが、複数のF-Tile Ethernet Intel® FPGA Hard IPをインスタンス化しているデザインのPTPロジックに供給されます。