Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

4.2.7. PMA Direct 100GE PAM4 50Gbps x 2 (アグリゲートFECオン)

次の図で示しているのは、100GE PAM4 (50Gbps x 2) スキームで使われている4つのチャネルのうち2つのチャネルのクロックスキームです。FECクロックは、4つのチャネルすべてで共有され、マスターチャネルによって駆動されます。位相補償モードのコア・インターフェイスFIFOの場合、ハーフレート tx_clkout (415.0390625MHz) を tx_coreclkinrx_coreclkin に接続します。他のソースを tx_coreclkin に使用する場合は、tx_coreclkintx_clkout の差が0PPMになるようにしてください。

図 72. PMA Direct 100GE PAM4 (50Gbps x 2) (アグリゲートFECオン)