Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.1. rsfec_top_clk_cfg

説明 アドレス アドレス指定モード
RS-FECクロック・コンフィグレーション・レジスター 0x4 32ビット
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
11:8 fec_lane_ena

Rsfec Clock/Lane Enable

このビットを設定すると、RS-FECモードのクロック/レーンがイネーブルされます。また、そのレーンのRS-FECコアへのRXパスもイネーブルされます (それ以外の場合は0有効/データ)。レーンごとに1ビット [bit0=lane0]。すべてのレーンがディスエーブルされている場合、fec_clkはオフになります。fec_clkドメイン (rsfec_cfgcsr_core_csr) にあるレジスターに正しくアクセスするには、このビットのいずれかを設定する必要があります。

RW

RO

-

0xF
2:0 rsfec_clk_sel

RS-FECのクロック選択

rsfecコアクロックに使用するクロックを示します。さらに、クロックを伝搬するには、fec_lane_enaビットの1つを設定する必要があります。

3'b000: Ehipクロックを選択

3'b100: EMIB Adapter TXクロック0を選択

3'b101: EMIB Adapter TXクロック1を選択

3'b110: EMIB Adapter TXクロック2を選択

3'b111: EMIB Adapter TXクロック3を選択

他のすべての入力は無効です。デフォルトはEhipクロックです。

RW

RO

-

0x0