Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.23. rsfec_err_val_tx

レジスター名 説明 Address アドレス指定モード
rsfec_err_val_tx_0 レーンごとのRS-FECのエラー・インジェクション・ステータス 0x1F0 32ビット
rsfec_err_val_tx_1 0x1F4
rsfec_err_val_tx_2 0x1F8
rsfec_err_val_tx_3 0x1FC
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
15:8 inj1s 各物理レーンで0から1に変更されたビットについても同様です。

RO

WO

-

0x00
7:0 inj0s

各物理レーンで1から0に変更されたビット数 (モジュロ256) です。

クリアされるのは、対応するRSFEC_ERR_INJ_TX.rateが、すべてゼロになった後にゼロ以外の値で書き込まれた場合、つまりテスト開始時です。このレジスターから読み出した値は、インジェクション中は信頼性がありません。読み出し値が信頼できるのは、テスト完了時、つまりレーンのRSFEC_ERR_INJ_TX.rate、またはRSFEC_ERR_INJ_TX.patがクリアされた後です。

RSFEC_CORE_CFG.fracに関係なく、物理レーンごとに1つのエントリーです。

RO

WO

-

0x00