Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

2.2.3.2. TX Clock Options

表 19.  TX Clock Options
パラメーター 範囲 説明
Selected tx_clkout clock source Full-rate, half-rate, div66 tx_clkout 出力のクロックソースを指定します。
Enable tx_clkout2 port On/Off オプションの tx_clkout2 出力クロックをイネーブルします。
Selected tx_clkout2 clock source Full-rate, half-rate, div66 tx_clkout2 ポートをイネーブルした後に tx_clkout2 のクロックソースを指定します。
Selected tx_coreclkin clock network

Dedicated Clock

Global Clock

tx_coreclkin ポートにクロック信号を配線するクロック・ネットワークのタイプを指定します。Dedicated Clockを選択すると、FPGAコアとトランシーバーの間の最大周波数 (fmax) を高くすることができます。専用クロックラインの数には制限があります。
Enable tx_coreclkin2 port On/Off オプションの tx_coreclkin2 入力クロックをイネーブルします。
Selected tx_coreclkin2 clock network

Dedicated Clock

Global Clock

tx_coreclkin2 ポートにクロック信号を配線するクロック・ネットワークのタイプを指定します。Dedicated Clockを選択すると、FPGAコアとトランシーバーの間の最大周波数 (fmax) を高くすることができます。専用クロックラインの数には制限があります。
Enable external clock mode On/Off tx_coreclkin2 をイネーブルまたはディスエーブルして、転送クロックを駆動します。

tx_clkouttx_clkout2 クロックは、相互に非同期 (位相関係なし) です。 また、ネイティブPHY IPから出力される他のクロックに対しても非同期 (位相関係なし) です。この2つのクロック間でデータ転送を行うには、対策を講じる必要があります。