インテルのみ表示可能 — GUID: ygf1536157106544
Ixiasoft
インテルのみ表示可能 — GUID: ygf1536157106544
Ixiasoft
9.5.2. rsfec_top_tx_cfg
説明 | アドレス | アドレス指定モード |
---|---|---|
RS-FEC TXコンフィグレーション・レジスター | 0x10 | 32ビット |
ビット | 名前 | 説明 | SWアクセス HWアクセス 保護 |
リセット |
---|---|---|---|---|
31:28 | core_tx_pcs_bypass | FEC TX Bypass このビットを設定すると、PMAインターフェイスへのelane txバイパスがイネーブルされます。これはレーンごとに1ビットです [bit0=lane0]。 |
RW RO - |
0x0 |
14:12 | core_tx_in_sel3 | RS-FEC TX Select For Lane 3 rsfecコアTX入力用に選択するデータを示します。 3'b000: EHIP Core TX Dataを選択 (すべてのレーンで同じ選択が必要) 3'b001: EHIP Lane TX Dataを選択 3'b010: EMIB Lane TX Data with Deskewを選択 (すべてのレーンで同一であることが必要) 3'b011: EMIB Lane TX Data No Deskewを選択 3'b110: FEC Lane Disabled (入力を0に接続) 3'b111: Debug Mode (RS-FEC RXの出力からループバックを選択) |
RW RO - |
0x0 |
10:8 | core_tx_in_sel2 | RS-FEC TX Select For Lane 2 rsfecコアTX入力用に選択するデータを示します。 3'b000: EHIP Core TX Dataを選択 (すべてのレーンで同じ選択が必要) 3'b001: EHIP Lane TX Dataを選択 3'b010: EMIB Lane TX Data with Deskewを選択 (すべてのレーンで同一であることが必要) 3'b011: EMIB Lane TX Data No Deskewを選択 3'b110: FEC Lane Disabled (入力を0に接続) 3'b111: Debug Mode (RS-FEC RXの出力からループバックを選択) |
RW RO - |
0x0 |
6:4 | core_tx_in_sel1 | RS-FEC TX Select For Lane 1 rsfecコアTX入力用に選択するデータを示します。 3'b000: EHIP Core TX Dataを選択 (すべてのレーンで同じ選択が必要) 3'b001: EHIP Lane TX Dataを選択 3'b010: EMIB Lane TX Data with Deskewを選択 (すべてのレーンで同一であることが必要) 3'b011: EMIB Lane TX Data No Deskewを選択 3'b110: FEC Lane Disabled (入力を0に接続) 3'b111: Debug Mode (RS-FEC RXの出力からループバックを選択) |
RW RO - |
0x0 |
2:0 | core_tx_in_sel0 | RS-FEC TX Select For Lane 0 rsfecコアTX入力用に選択するデータを示します。 3'b000: EHIP Core TX Dataを選択 (すべてのレーンで同じ選択が必要) 3'b001: EHIP Lane TX Dataを選択 3'b010: EMIB Lane TX Data with Deskewを選択 (すべてのレーンで同一であることが必要) 3'b011: EMIB Lane TX Data No Deskewを選択 3'b110: FEC Lane Disabled (入力を0に接続) 3'b111: Debug Mode (RS-FEC RXの出力からループバックを選択) |
RW RO - |
0x0 |