Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.6. rsfec_lane_cfg

レジスター名 説明 アドレス アドレス指定モード
rsfec_lane_cfg_0 レーンごとのRS-FECのコンフィグレーション 0x40 32ビット
rsfec_lane_cfg_1 0x44
rsfec_lane_cfg_2 0x48
rsfec_lane_cfg_3 0x4C
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
3 rs544

RSエンコーダー/デコーダー・モードを選択します

0: RS(528,514) を使用

1: RS(544,514) を使用

RW

RO

-

0x0
2 indic_byp

エラー表示をバイパス (レイテンシーを短縮するため):

0: 訂正不可能なFECコードワードから抽出された66bワードの同期ヘッダーが意図的に無効化されます。

1: 訂正不可能なコードワードから抽出された66bワードは、明示的に不良としてマークされません。連続する8192個のコードワードのブロック内のシンボルエラーの数が、RS528で417を超え、RS544で6380を超えると、同期ヘッダーエラーがPCSレイヤーに向かって60ms ~ 75msの間生成されます。

RW

RO

-

0x0
1 scr

設定すると、PN-5280のスクランブリング/デスクランブリングがイネーブルされます。

RS-FEC_CORE_CFG.frac = frac4、およびRS-FEC_LANE_CFG.fc = 1 (つまり32GFC) の場合は1に設定してください。それ以外の場合は0に設定してください。

RW

RO

-

0x0
0 fc 設定すると、ファイバー・チャネル・モードがイネーブルされます。

RW

RO

-

0x0