Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.21. rsfec_core_ecc_hold

説明 アドレス アドレス指定モード
RS-FEC SRAM ECCステータスホールド 0x1D0 32ビット
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
15:8 mbe

SRAM ECC訂正不能エラーが検出されました。

上述の .sbeのビット順序と同じです。

W1C

WO1S

-

0x00
7:0 sbe

SRAM ECC訂正可能 (シングルビット) エラーが検出されました。

設定はしないでください。SRAMあたり1ビット。

ビット0 ~ 3でカバーするデスキューバッファーは、物理レーン0 ~ 3用です (RSFEC_CORE_CFG.frac = noneの場合のみ使用)。

ビット4 ~ 7でカバーするデータバッファーは、RSデコード用です。RSFEC_CORE_CFG.frac = frac4の場合、このバッファーは1:1で物理レーン0 ~ 3に使われます。

W1C

WO1S

-

0x00