Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

38.1. Video Buffer Writer IPについて

IPは、インテルFPGAストリーミング・ビデオ入力からフレームまたはフィールドを受信し、それらを外部メモリーに格納します。フレームライターには、外部メモリー・インターフェイスへの接続を可能にするホストAvalonメモリーマップド・インターフェイスと、ランタイム制御を可能にするエージェントAvalonメモリーマップド・インターフェイスがあります。

フレームライターは、以下をサポートします。

  • 最大フレーム解像度16,384 x 16,384ピクセル、1から8ピクセルの並列処理、任意のカラースペース
  • プログレッシブ・フレームまたはインターレース・フィールドの書き込み
  • コンフィグレーション可能なメモリーパッキング方式
  • メモリー内の任意の位置にあるフレームまたはフィールドのランタイム時の位置
  • フレーム、フィールド、またはライン書き込みの完了時にコンフィグレーション可能な割り込み
  • イベントキャプチャー用のフリーランニングまたはシングルショット・モード
  • 壊れたフィールドやフレームのコンフィグレーション可能な破棄
  • ホスト制御なしでの、最大16,777,215のフィールドまたはフレームが連続したメモリーへの自動的な受信および格納

IPはフルバリアントまたはライトバリアントとして使用できます。フルまたはライトバリアントの詳細については、Intel FPGA Streaming Video Protocol Specificationを参照してください。Video Frame Writer IPは、コンフィグレーション可能なバッファーセットのレジスターから解像度情報を取得します。

Avalonメモリーマップド・インターフェイスを使用すると、ランタイム時にバッファーセットをコンフィグレーションし、動作モードを変更できます。フルバリアントまたはライトバリアントの両方でこのインターフェイスが必要です。

Video Frame Writerのレイテンシーとリセット動作の詳細については、Video and Vision Processing IPの機能の説明を参照してください。