Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

15.4. Clocked Video Converter to Full-Raster IPレジスター

このIPにより、Avalonメモリーマップド・プロセッサー・レジスター・インターフェイスを使用したパラメーターのランタイム・コンフィグレーションが可能になります。特に明記されていない限り、すべてのレジスターは32ビット幅です。
表 191.  プロセッサー・レジスターの説明
共通レジスター
レジスター オフセット アクセス 説明
Reg_HV_Pos 0x140 RW vsyncパルスの立ち上がりエッジが発生するHおよびVの位置を指定します。
Reg_Total_HV 0x144 RO アクティブピクセルとブランキングを含む、IPの合計幅と合計高さを表示します。
クロックビデオ入力固有のレジスター
Reg_CVI_Legacy_0 0x148 RW レガシーのクロックビデオ入力コンジット出力信号を駆動し、現在の値を返します。
Reg_CVI_Legacy 1 0x14C RO レガシーのクロックビデオ入力コンジット出力信号を駆動し、現在の値を返します。
クロックビデオ出力固有のレジスター
Reg_CVO_Legacy_0 0x150 RO クロックビデオ出力コンジットのサイドバンド信号の現在値 vid_sof
表 192.  Reg_HV_Pos
名前 ビット 属性 説明
H Position 15:0 RW vsync パルスの立ち上がりエッジが発生するビデオピクセルを指定します。
V Position 31:16 RW vsync パルスの立ち上がりエッジが発生するビデオラインをリセットビットとして指定します。
表 193.  Reg_Total_HV
名前 ビット 属性 説明
Total Pixels 15:0 RO アクティブピクセルと水平ブランキングを含むビデオラインのIPの幅を表示します。
Total Lines 31:16 RO アクティブラインや垂直ブランキングを含む、ビデオのIPの高さを表示します。
表 194.   Reg_CVI_Legacy_0
名前 ビット 属性 説明
CVI SOF 0 RW レガシーのクロックビデオ入力コンジット信号 sof を駆動します。
CVI SOF Locked 1 RW レガシーのクロックビデオ入力コンジット信号 sof_locked を駆動します。
CVI Overflow 2 RW レガシーのクロックビデオ入力コンジット信号 overflow を駆動します。
CVI Clipping 3 RW レガシーのクロックビデオ入力コンジット信号 clipping を駆動します。
CVI Padding 4 RW レガシーのクロックビデオ入力コンジット信号 padding. を駆動します。
CVI refclk_div 5 RW レガシーのクロックビデオ入力コンジット信号 refclk_div を駆動します。
Reserved 7:6 - 予約済み
CVI video locked 8 RO クロックビデオ入力レガシー信号 vid_locked の現在値
Reserved 15:9 - 予約済み
CVI color encoding 23:16 RO クロックビデオ入力レガシー信号 vid_color_encoding の現在値
CVI bit width 31:24 RO クロックビデオ入力レガシー信号 vid_bit_width の現在値
表 195.  Reg_clocked video input_Legacy_1
名前 ビット 属性 説明
CVI vid std Width of vid_std-1:0 RO クロックビデオ入力レガシー信号 vid_std の現在値
CVI HDMI duplication 19:16 RO クロックビデオ入力レシー信号 vid_hdmi_duplication の現在値
Reserved 23:20 - 予約済み
CVI HD not SD 24 RO クロックビデオ入力レシー信号 vid_hd_sdn の現在値
Reserved 31:25 - 予約済み
表 196.  Reg_CVO_Legacy_0
名前 ビット 属性 説明
CVO SOF 0 RO 入力レガシー・クロックビデオ出力コンジット信号 vid_sof の値
CVO SOF Locked 1 RO 入力レガシー・クロックビデオ出力コンジット信号 vid_sof_locked の値
CVO Underflow 2 RO 入力レガシー・クロックビデオ出力コンジット信号 underflow の値
CVO vco clock divide 3 RO 入力レガシー・クロックビデオ出力コンジット信号 vid_vcoclk_div の値
CVO mode change 4 RO 入力レガシー・クロックビデオ出力コンジット信号 vid_mode_change の値
Reserved 15:5 - 予約済み
CVO video standard Width of vid_std+15:16 RO 入力レガシー・クロックビデオ出力コンジット信号 vid_std の値